Root/kicad/xue-rnc/xue-rnc.net

Source at commit 57948cf created 13 years 7 months ago.
By Andres Calderon, SD connector attached to th S6
1# EESchema Netlist Version 1.1 created Tue 10 Aug 2010 06:06:19 PM COT
2(
3 ( /4C431A63/4C431E53 $noname U1 XC6SLX45FGG484 {Lib=XC6SLX45FGG484}
4  ( P7 ? )
5  ( N7 ? )
6  ( M7 ? )
7  ( L7 N-000098 )
8  ( K7 ? )
9  ( J7 ? )
10  ( G7 ? )
11  ( F7 ? )
12  ( P6 ? )
13  ( N6 ? )
14  ( M6 ? )
15  ( L6 ? )
16  ( K6 /FPGA_Spartan6/M0_A3 )
17  ( J6 ? )
18  ( H6 /FPGA_Spartan6/M0_A7 )
19  ( G6 ? )
20  ( F6 N-000098 )
21  ( E6 ? )
22  ( U5 N-000098 )
23  ( P5 ? )
24  ( N5 N-000098 )
25  ( M5 ? )
26  ( K5 /FPGA_Spartan6/M0_RAS# )
27  ( J5 N-000098 )
28  ( H5 /FPGA_Spartan6/M0_A2 )
29  ( F5 ? )
30  ( E5 ? )
31  ( D5 ? )
32  ( U4 ? )
33  ( H21 /FPGA_Spartan6/M1_RAS# )
34  ( G21 N-000099 )
35  ( F21 /DDR_Banks/M1_A0 )
36  ( D21 /FPGA_Spartan6/M1_CKE )
37  ( C21 N-000099 )
38  ( B21 ? )
39  ( A21 ? )
40  ( W20 ? )
41  ( V20 ? )
42  ( U20 /DDR_Banks/M1_DQ12 )
43  ( T20 ? )
44  ( R20 /FPGA_Spartan6/M1_DQ10 )
45  ( P20 ? )
46  ( N20 /DDR_Banks/M1_DQ0 )
47  ( M20 /DDR_Banks/M1_UDM )
48  ( L20 /FPGA_Spartan6/M1_LDQS )
49  ( K20 /FPGA_Spartan6/M1_A5 )
50  ( J20 /FPGA_Spartan6/M1_DQ4 )
51  ( H20 /FPGA_Spartan6/M1_CLK )
52  ( G20 /FPGA_Spartan6/M1_A3 )
53  ( F20 /FPGA_Spartan6/M1_A4 )
54  ( E20 /DDR_Banks/M1_A7 )
55  ( D20 ? )
56  ( C20 /FPGA_Spartan6/M1_A8 )
57  ( B20 ? )
58  ( A20 ? )
59  ( P8 ? )
60  ( M8 ? )
61  ( K8 ? )
62  ( H8 ? )
63  ( B3 ? )
64  ( W2 N-000098 )
65  ( V2 /FPGA_Spartan6/M0_DQ14 )
66  ( T2 /DDR_Banks/M0_UDQS )
67  ( R2 N-000098 )
68  ( P2 /FPGA_Spartan6/M0_DQ8 )
69  ( M2 /DDR_Banks/M0_DQ2 )
70  ( L2 N-000098 )
71  ( K2 /FPGA_Spartan6/M0_DQ6 )
72  ( H2 /FPGA_Spartan6/M0_A0 )
73  ( G2 N-000098 )
74  ( F2 /FPGA_Spartan6/M0_WE# )
75  ( D2 /DDR_Banks/M0_CKE )
76  ( C2 N-000098 )
77  ( B2 ? )
78  ( A2 ? )
79  ( Y1 ? )
80  ( W1 ? )
81  ( V1 /DDR_Banks/M0_DQ15 )
82  ( U1 /DDR_Banks/M0_DQ13 )
83  ( T1 ? )
84  ( R1 /FPGA_Spartan6/M0_DQ11 )
85  ( P1 /FPGA_Spartan6/M0_DQ9 )
86  ( N1 /FPGA_Spartan6/M0_DQ1 )
87  ( M1 /DDR_Banks/M0_DQ3 )
88  ( L1 ? )
89  ( K1 /FPGA_Spartan6/M0_DQ7 )
90  ( J1 /FPGA_Spartan6/M0_DQ5 )
91  ( H1 /FPGA_Spartan6/M0_A1 )
92  ( G1 /FPGA_Spartan6/M0_BA1 )
93  ( T4 ? )
94  ( R4 ? )
95  ( P4 ? )
96  ( N4 ? )
97  ( M4 ? )
98  ( L4 /FPGA_Spartan6/M0_LDM )
99  ( K4 /FPGA_Spartan6/M0_CAS# )
100  ( J4 /FPGA_Spartan6/M0_A6 )
101  ( H4 /DDR_Banks/M0_CLK )
102  ( G4 /FPGA_Spartan6/M0_A10 )
103  ( F4 N-000098 )
104  ( E4 ? )
105  ( C4 ? )
106  ( W3 ? )
107  ( V3 ? )
108  ( U3 /DDR_Banks/M0_DQ12 )
109  ( T3 ? )
110  ( R3 /FPGA_Spartan6/M0_DQ10 )
111  ( P3 ? )
112  ( N3 /FPGA_Spartan6/M0_DQ0 )
113  ( M3 /FPGA_Spartan6/M0_UDM )
114  ( L3 /FPGA_Spartan6/M0_LDQS )
115  ( K3 /DDR_Banks/M0_A5 )
116  ( J3 /FPGA_Spartan6/M0_DQ4 )
117  ( H3 /DDR_Banks/M0_CLK# )
118  ( G3 /FPGA_Spartan6/M0_BA0 )
119  ( F3 /FPGA_Spartan6/M0_A4 )
120  ( E3 /FPGA_Spartan6/M0_A8 )
121  ( D3 ? )
122  ( C3 ? )
123  ( G10 N-000100 )
124  ( D10 /FPGA_Spartan6/ETH_TXD3 )
125  ( C10 /Ethernet_Phy/ETH_TXC )
126  ( B10 /Ethernet_Phy/ETH_RXC )
127  ( A10 /FPGA_Spartan6/ETH_CLK )
128  ( E9 N-000100 )
129  ( D9 /FPGA_Spartan6/ETH_RXER )
130  ( C9 /Ethernet_Phy/ETH_TXEN )
131  ( A9 /FPGA_Spartan6/ETH_TXD0 )
132  ( D8 /Ethernet_Phy/ETH_TXD2 )
133  ( C8 /Ethernet_Phy/ETH_TXER )
134  ( B8 /FPGA_Spartan6/ETH_RXD0 )
135  ( A8 /Ethernet_Phy/ETH_RXDV )
136  ( D7 /Ethernet_Phy/ETH_TXD1 )
137  ( C7 /FPGA_Spartan6/ETH_RXD2 )
138  ( B7 N-000100 )
139  ( A7 /Ethernet_Phy/ETH_RXD1 )
140  ( D6 /Ethernet_Phy/ETH_MDC )
141  ( C6 /Ethernet_Phy/ETH_MDIO )
142  ( B6 /FPGA_Spartan6/ETH_RESET_N )
143  ( A6 /Ethernet_Phy/ETH_RXD3 )
144  ( C5 ? )
145  ( A5 /Ethernet_Phy/ETH_INT )
146  ( B4 N-000100 )
147  ( A4 ? )
148  ( U19 ? )
149  ( T19 ? )
150  ( R19 ? )
151  ( P19 ? )
152  ( N19 ? )
153  ( B19 N-000100 )
154  ( B18 ? )
155  ( A18 ? )
156  ( E17 N-000100 )
157  ( D17 ? )
158  ( C17 /FPGA_Spartan6/SD_CMD )
159  ( A17 ? )
160  ( E16 ? )
161  ( C16 /Non_volatile_memories/SD_DAT1 )
162  ( B16 /Non_volatile_memories/SD_DAT0 )
163  ( A16 /FPGA_Spartan6/SD_CLK )
164  ( D15 /Non_volatile_memories/SD_DAT2 )
165  ( C15 ? )
166  ( B15 N-000100 )
167  ( A15 /FPGA_Spartan6/SD_DAT3 )
168  ( G14 N-000100 )
169  ( D14 ? )
170  ( C14 ? )
171  ( B14 ? )
172  ( A14 ? )
173  ( E13 N-000100 )
174  ( C13 ? )
175  ( A13 ? )
176  ( C12 ? )
177  ( B12 ? )
178  ( A12 ? )
179  ( D11 ? )
180  ( C11 ? )
181  ( B11 N-000100 )
182  ( A11 ? )
183  ( H16 ? )
184  ( G16 ? )
185  ( F16 ? )
186  ( L15 ? )
187  ( W22 ? )
188  ( V22 /FPGA_Spartan6/M1_DQ15 )
189  ( U22 /FPGA_Spartan6/M1_DQ13 )
190  ( T22 ? )
191  ( R22 /FPGA_Spartan6/M1_DQ11 )
192  ( P22 /FPGA_Spartan6/M1_DQ9 )
193  ( N22 /DDR_Banks/M1_DQ1 )
194  ( M22 /FPGA_Spartan6/M1_DQ3 )
195  ( L22 ? )
196  ( K22 /DDR_Banks/M1_DQ7 )
197  ( J22 /FPGA_Spartan6/M1_DQ5 )
198  ( H22 /DDR_Banks/M1_CAS# )
199  ( G22 ? )
200  ( F22 /FPGA_Spartan6/M1_A1 )
201  ( E22 /FPGA_Spartan6/M1_A2 )
202  ( D22 /FPGA_Spartan6/M1_A12 )
203  ( C22 /DDR_Banks/M1_A9 )
204  ( B22 ? )
205  ( W21 N-000099 )
206  ( V21 /FPGA_Spartan6/M1_DQ14 )
207  ( T21 /DDR_Banks/M1_UDQS )
208  ( R21 N-000099 )
209  ( P21 /DDR_Banks/M1_DQ8 )
210  ( M21 /DDR_Banks/M1_DQ2 )
211  ( L21 N-000099 )
212  ( K21 /FPGA_Spartan6/M1_DQ6 )
213  ( M19 ? )
214  ( L19 /FPGA_Spartan6/M1_LDM )
215  ( K19 /FPGA_Spartan6/M1_A6 )
216  ( J19 /DDR_Banks/M1_CLK# )
217  ( H19 /DDR_Banks/M1_WE# )
218  ( G19 /FPGA_Spartan6/M1_A10 )
219  ( F19 /DDR_Banks/M1_A11 )
220  ( E19 N-000099 )
221  ( D19 ? )
222  ( U18 N-000099 )
223  ( P18 ? )
224  ( N18 N-000099 )
225  ( M18 ? )
226  ( K18 ? )
227  ( J18 N-000099 )
228  ( H18 ? )
229  ( F18 ? )
230  ( P17 ? )
231  ( M17 ? )
232  ( L17 ? )
233  ( K17 /FPGA_Spartan6/M1_BA1 )
234  ( J17 /DDR_Banks/M1_BA0 )
235  ( H17 ? )
236  ( G17 ? )
237  ( F17 ? )
238  ( N16 ? )
239  ( M16 ? )
240  ( L16 N-000099 )
241  ( K16 ? )
242  ( J16 ? )
243  ( J14 N-000102 )
244  ( H14 ? )
245  ( F14 ? )
246  ( E14 ? )
247  ( P13 N-000102 )
248  ( N13 GND )
249  ( M13 N-000102 )
250  ( L13 GND )
251  ( K13 N-000102 )
252  ( J13 GND )
253  ( H13 ? )
254  ( G13 ? )
255  ( F13 ? )
256  ( D13 ? )
257  ( B13 GND )
258  ( Y22 ? )
259  ( A22 GND )
260  ( R12 N-000103 )
261  ( P12 GND )
262  ( N12 N-000102 )
263  ( M12 GND )
264  ( L12 N-000102 )
265  ( K12 ? )
266  ( J12 N-000102 )
267  ( H12 ? )
268  ( G12 N-000103 )
269  ( F12 ? )
270  ( E12 ? )
271  ( D12 ? )
272  ( AB1 GND )
273  ( A19 ? )
274  ( R18 GND )
275  ( L18 GND )
276  ( G18 GND )
277  ( E18 ? )
278  ( D18 GND )
279  ( C18 ? )
280  ( R17 ? )
281  ( N17 GND )
282  ( B17 GND )
283  ( W16 GND )
284  ( P16 ? )
285  ( D16 N-000103 )
286  ( AA5 GND )
287  ( P15 ? )
288  ( N15 ? )
289  ( M15 N-000103 )
290  ( K15 N-000103 )
291  ( J15 GND )
292  ( H15 N-000103 )
293  ( G15 ? )
294  ( F15 ? )
295  ( E15 GND )
296  ( V14 GND )
297  ( R14 N-000102 )
298  ( P14 GND )
299  ( N14 N-000102 )
300  ( M14 GND )
301  ( L14 N-000102 )
302  ( K14 GND )
303  ( L9 GND )
304  ( K9 N-000102 )
305  ( J9 GND )
306  ( H9 N-000103 )
307  ( G9 ? )
308  ( F9 ? )
309  ( B9 GND )
310  ( N8 N-000103 )
311  ( L8 N-000103 )
312  ( J8 N-000102 )
313  ( G8 ? )
314  ( F8 ? )
315  ( E8 ? )
316  ( W7 GND )
317  ( U7 GND )
318  ( H7 GND )
319  ( E7 GND )
320  ( V6 N-000103 )
321  ( R6 N-000103 )
322  ( R5 GND )
323  ( L5 GND )
324  ( G5 GND )
325  ( B5 GND )
326  ( V4 GND )
327  ( D4 GND )
328  ( U2 GND )
329  ( N2 GND )
330  ( J2 GND )
331  ( E2 GND )
332  ( A1 GND )
333  ( AA1 ? )
334  ( U21 GND )
335  ( N21 GND )
336  ( J21 GND )
337  ( E21 GND )
338  ( U11 N-000103 )
339  ( P11 N-000102 )
340  ( N11 GND )
341  ( M11 N-000102 )
342  ( L11 GND )
343  ( K11 N-000102 )
344  ( J11 GND )
345  ( H11 ? )
346  ( G11 ? )
347  ( F11 N-000103 )
348  ( E11 ? )
349  ( V10 GND )
350  ( R10 N-000103 )
351  ( P10 GND )
352  ( N10 N-000102 )
353  ( M10 GND )
354  ( L10 N-000102 )
355  ( K10 GND )
356  ( J10 N-000102 )
357  ( H10 ? )
358  ( F10 ? )
359  ( E10 ? )
360  ( P9 N-000102 )
361  ( N9 GND )
362  ( M9 N-000102 )
363  ( V19 ? )
364  ( AB8 ? )
365  ( AA8 ? )
366  ( Y18 ? )
367  ( W18 ? )
368  ( V18 ? )
369  ( T18 ? )
370  ( AB7 ? )
371  ( AA7 N-000101 )
372  ( Y17 ? )
373  ( W17 ? )
374  ( V17 ? )
375  ( U17 ? )
376  ( T17 ? )
377  ( AB6 ? )
378  ( AA6 ? )
379  ( Y16 ? )
380  ( V16 N-000101 )
381  ( U16 ? )
382  ( T16 ? )
383  ( R16 ? )
384  ( AB5 ? )
385  ( Y15 ? )
386  ( W15 ? )
387  ( V15 ? )
388  ( U15 ? )
389  ( T15 ? )
390  ( R15 ? )
391  ( AB4 ? )
392  ( AA4 ? )
393  ( F1 ? )
394  ( E1 /DDR_Banks/M0_A9 )
395  ( D1 /DDR_Banks/M0_A12 )
396  ( C1 /FPGA_Spartan6/M0_A11 )
397  ( B1 ? )
398  ( AB19 ? )
399  ( AA19 N-000101 )
400  ( AB18 ? )
401  ( AA18 ? )
402  ( AB17 ? )
403  ( AB16 ? )
404  ( AA16 ? )
405  ( AB15 ? )
406  ( AA15 N-000101 )
407  ( AB14 ? )
408  ( AA14 ? )
409  ( AB13 ? )
410  ( AA22 ? )
411  ( AB12 ? )
412  ( AA12 ? )
413  ( AB21 ? )
414  ( AA21 ? )
415  ( AB11 ? )
416  ( AA11 N-000101 )
417  ( AB20 ? )
418  ( AA20 ? )
419  ( AB10 ? )
420  ( AA10 ? )
421  ( AB9 ? )
422  ( Y19 ? )
423  ( V9 ? )
424  ( U9 ? )
425  ( T9 N-000101 )
426  ( R9 ? )
427  ( Y8 ? )
428  ( W8 ? )
429  ( V8 N-000101 )
430  ( U8 ? )
431  ( T8 ? )
432  ( R8 ? )
433  ( Y7 ? )
434  ( V7 ? )
435  ( T7 ? )
436  ( R7 ? )
437  ( Y6 ? )
438  ( W6 ? )
439  ( U6 ? )
440  ( T6 ? )
441  ( Y5 ? )
442  ( W5 N-000101 )
443  ( V5 ? )
444  ( T5 ? )
445  ( Y4 ? )
446  ( W4 ? )
447  ( Y3 ? )
448  ( AA17 GND )
449  ( AA13 GND )
450  ( AB22 GND )
451  ( AA9 GND )
452  ( W19 GND )
453  ( Y14 ? )
454  ( W14 ? )
455  ( U14 ? )
456  ( T14 ? )
457  ( AB3 ? )
458  ( AA3 N-000101 )
459  ( Y13 ? )
460  ( W13 ? )
461  ( V13 ? )
462  ( U13 ? )
463  ( T13 N-000101 )
464  ( R13 ? )
465  ( AB2 ? )
466  ( AA2 ? )
467  ( Y12 ? )
468  ( W12 ? )
469  ( V12 N-000101 )
470  ( U12 ? )
471  ( T12 ? )
472  ( Y11 ? )
473  ( W11 ? )
474  ( V11 ? )
475  ( T11 ? )
476  ( R11 ? )
477  ( Y10 ? )
478  ( W10 ? )
479  ( U10 ? )
480  ( T10 ? )
481  ( Y9 ? )
482  ( W9 ? )
483 )
484 ( /4C5F1EDC/4C5F2D27 $noname R10 1M {Lib=R}
485  ( 1 N-000367 )
486  ( 2 GND )
487 )
488 ( /4C5F1EDC/4C5F2D1E $noname C16 4.7nF {Lib=C}
489  ( 1 N-000367 )
490  ( 2 GND )
491 )
492 ( /4C5F1EDC/4C5F2CA7 $noname V1 V0402MHS03 {Lib=V0402MHS03}
493  ( 1 N-000362 )
494  ( 2 GND )
495 )
496 ( /4C5F1EDC/4C5F2CA3 $noname V2 V0402MHS03 {Lib=V0402MHS03}
497  ( 1 N-000368 )
498  ( 2 GND )
499 )
500 ( /4C5F1EDC/4C5F2B55 $noname F1 MICROSMD075F {Lib=MICROSMD075F}
501  ( 1 N-000361 )
502  ( 2 ? )
503 )
504 ( /4C5F1EDC/4C5F23DD $noname J5 USB-48204-0001 {Lib=USB-48204-0001}
505  ( S1 N-000367 )
506  ( S2 N-000367 )
507  ( S3 N-000367 )
508  ( S4 N-000367 )
509  ( 1 N-000361 )
510  ( 2 N-000368 )
511  ( 3 N-000362 )
512  ( 4 GND )
513 )
514 ( /4C5F1EDC/4C5F2039 $noname C15 470nF {Lib=C}
515  ( 1 3.3V )
516  ( 2 GND )
517 )
518 ( /4C5F1EDC/4C5F2037 $noname C14 1uF {Lib=C}
519  ( 1 3.3V )
520  ( 2 GND )
521 )
522 ( /4C5F1EDC/4C5F2033 $noname C13 1uF {Lib=C}
523  ( 1 3.3V )
524  ( 2 GND )
525 )
526 ( /4C5F1EDC/4C5F2025 $noname U6 MIC2550AYTS {Lib=MIC2550AYTS}
527  ( 1 3.3V )
528  ( 2 ? )
529  ( 3 ? )
530  ( 4 ? )
531  ( 5 ? )
532  ( 7 GND )
533  ( 8 GND )
534  ( 9 ? )
535  ( 10 N-000368 )
536  ( 11 N-000362 )
537  ( 12 3.3V )
538  ( 14 3.3V )
539 )
540 ( /4C4320F3/4C5D8114 $noname C9 C {Lib=C}
541  ( 1 /Ethernet_Phy/ETH_PLL1.8V )
542  ( 2 N-000360 )
543 )
544 ( /4C4320F3/4C5D810A $noname L3 INDUCTOR {Lib=INDUCTOR}
545  ( 1 /Ethernet_Phy/ETH_A1.8V )
546  ( 2 /Ethernet_Phy/ETH_PLL1.8V )
547 )
548 ( /4C4320F3/4C5D8104 $noname C6 C {Lib=C}
549  ( 1 /Ethernet_Phy/ETH_A1.8V )
550  ( 2 N-000360 )
551 )
552 ( /4C4320F3/4C5D80F3 $noname L1 INDUCTOR {Lib=INDUCTOR}
553  ( 1 N-000356 )
554  ( 2 /Ethernet_Phy/ETH_A1.8V )
555 )
556 ( /4C4320F3/4C5D80F0 $noname C4 C {Lib=C}
557  ( 1 N-000356 )
558  ( 2 N-000360 )
559 )
560 ( /4C4320F3/4C5D80ED $noname C2 C {Lib=C}
561  ( 1 /Ethernet_Phy/ETH_1.8V )
562  ( 2 GND )
563 )
564 ( /4C4320F3/4C5D7FB7 $noname L2 FB {Lib=INDUCTOR}
565  ( 1 3.3V )
566  ( 2 /Ethernet_Phy/ETH_A3.3V )
567 )
568 ( /4C4320F3/4C5D7FA7 $noname C8 100nF {Lib=C}
569  ( 1 /Ethernet_Phy/ETH_A3.3V )
570  ( 2 GND )
571 )
572 ( /4C4320F3/4C5D7FA5 $noname C7 1uF {Lib=C}
573  ( 1 /Ethernet_Phy/ETH_A3.3V )
574  ( 2 GND )
575 )
576 ( /4C4320F3/4C5D7FA3 $noname C5 100nF {Lib=C}
577  ( 1 3.3V )
578  ( 2 GND )
579 )
580 ( /4C4320F3/4C5D7FA1 $noname C3 100nF {Lib=C}
581  ( 1 3.3V )
582  ( 2 GND )
583 )
584 ( /4C4320F3/4C5D7F9F $noname C1 1uF {Lib=C}
585  ( 1 3.3V )
586  ( 2 GND )
587 )
588 ( /4C4320F3/4C5D7F39 $noname R1 4.7K {Lib=R}
589  ( 1 /Ethernet_Phy/ETH_MDIO )
590  ( 2 3.3V )
591 )
592 ( /4C4320F3/4C5D7ECF $noname R2 6.65K {Lib=R}
593  ( 1 N-000354 )
594  ( 2 GND )
595 )
596 ( /4C4320F3/4C5D7E43 $noname C11 100nF {Lib=C}
597  ( 1 3.3V )
598  ( 2 GND )
599 )
600 ( /4C4320F3/4C5D7E41 $noname C10 100nF {Lib=C}
601  ( 1 3.3V )
602  ( 2 GND )
603 )
604 ( /4C4320F3/4C5D7DCB $noname C12 47nF {Lib=C}
605  ( 1 N-000355 )
606  ( 2 GND )
607 )
608 ( /4C4320F3/4C5D7DC4 $noname R9 1M {Lib=R}
609  ( 1 N-000355 )
610  ( 2 GND )
611 )
612 ( /4C4320F3/4C432132 $noname U4 K8001 {Lib=K8001}
613  ( 1 /Ethernet_Phy/ETH_MDIO )
614  ( 2 /Ethernet_Phy/ETH_MDC )
615  ( 3 /Ethernet_Phy/ETH_RXD3 )
616  ( 4 /FPGA_Spartan6/ETH_RXD2 )
617  ( 5 /Ethernet_Phy/ETH_RXD1 )
618  ( 6 /FPGA_Spartan6/ETH_RXD0 )
619  ( 7 3.3V )
620  ( 8 GND )
621  ( 9 /Ethernet_Phy/ETH_RXDV )
622  ( 10 /Ethernet_Phy/ETH_RXC )
623  ( 11 /FPGA_Spartan6/ETH_RXER )
624  ( 12 GND )
625  ( 13 /Ethernet_Phy/ETH_1.8V )
626  ( 14 /Ethernet_Phy/ETH_TXER )
627  ( 15 /Ethernet_Phy/ETH_TXC )
628  ( 16 /Ethernet_Phy/ETH_TXEN )
629  ( 17 /FPGA_Spartan6/ETH_TXD0 )
630  ( 18 /Ethernet_Phy/ETH_TXD1 )
631  ( 19 /Ethernet_Phy/ETH_TXD2 )
632  ( 20 /FPGA_Spartan6/ETH_TXD3 )
633  ( 21 ? )
634  ( 22 ? )
635  ( 23 GND )
636  ( 24 3.3V )
637  ( 25 /Ethernet_Phy/ETH_INT )
638  ( 26 /Ethernet_Phy/ETH_LED0 )
639  ( 27 /Ethernet_Phy/ETH_LED1 )
640  ( 28 ? )
641  ( 29 ? )
642  ( 30 ? )
643  ( 31 /Ethernet_Phy/ETH_A1.8V )
644  ( 32 N-000358 )
645  ( 33 N-000341 )
646  ( 34 ? )
647  ( 35 GND )
648  ( 36 GND )
649  ( 37 N-000354 )
650  ( 38 /Ethernet_Phy/ETH_A3.3V )
651  ( 39 GND )
652  ( 40 N-000359 )
653  ( 41 N-000350 )
654  ( 42 ? )
655  ( 43 ? )
656  ( 44 GND )
657  ( 45 ? )
658  ( 46 /FPGA_Spartan6/ETH_CLK )
659  ( 47 /Ethernet_Phy/ETH_PLL1.8V )
660  ( 48 /FPGA_Spartan6/ETH_RESET_N )
661 )
662 ( /4C4320F3/4C5D7AFE $noname R3 49.9 {Lib=R}
663  ( 1 3.3V )
664  ( 2 N-000350 )
665 )
666 ( /4C4320F3/4C5D7AFC $noname R4 49.9 {Lib=R}
667  ( 1 3.3V )
668  ( 2 N-000359 )
669 )
670 ( /4C4320F3/4C5D7AF9 $noname R6 49.9 {Lib=R}
671  ( 1 3.3V )
672  ( 2 N-000358 )
673 )
674 ( /4C4320F3/4C5D7AF7 $noname R5 49.9 {Lib=R}
675  ( 1 3.3V )
676  ( 2 N-000341 )
677 )
678 ( /4C4320F3/4C5D71DB $noname R8 220 {Lib=R}
679  ( 1 N-000352 )
680  ( 2 /Ethernet_Phy/ETH_LED1 )
681 )
682 ( /4C4320F3/4C5D719D $noname R7 220 {Lib=R}
683  ( 1 N-000351 )
684  ( 2 /Ethernet_Phy/ETH_LED0 )
685 )
686 ( /4C4320F3/4C5D6F5A $noname J4 RJ45-48025 {Lib=RJ45-48025}
687  ( 1 N-000350 )
688  ( 2 N-000359 )
689  ( 3 3.3V )
690  ( 4 GND )
691  ( 5 GND )
692  ( 6 3.3V )
693  ( 7 N-000341 )
694  ( 8 N-000358 )
695  ( 9 3.3V )
696  ( 10 N-000351 )
697  ( 11 3.3V )
698  ( 12 N-000352 )
699  ( 13 N-000355 )
700  ( 14 N-000355 )
701 )
702 ( /4C4227FE/4B76F5E2 $noname J1 MICROSD {Lib=MICROSD}
703  ( CASE GND )
704  ( COM GND )
705  ( CD ? )
706  ( 1 /Non_volatile_memories/SD_DAT2 )
707  ( 2 /FPGA_Spartan6/SD_DAT3 )
708  ( 3 /FPGA_Spartan6/SD_CMD )
709  ( 4 ? )
710  ( 5 /FPGA_Spartan6/SD_CLK )
711  ( 6 GND )
712  ( 7 /Non_volatile_memories/SD_DAT0 )
713  ( 8 /Non_volatile_memories/SD_DAT1 )
714 )
715 ( /4C4227FE/4B76F108 $noname U5 NAND {Lib=HY27UG088G5M}
716  ( 1 ? )
717  ( 2 ? )
718  ( 3 ? )
719  ( 4 ? )
720  ( 5 ? )
721  ( 6 /Non_volatile_memories/FRB_N )
722  ( 7 /Non_volatile_memories/FRB_N )
723  ( 8 ? )
724  ( 9 ? )
725  ( 10 ? )
726  ( 11 ? )
727  ( 12 3.3V )
728  ( 13 GND )
729  ( 14 ? )
730  ( 15 ? )
731  ( 16 ? )
732  ( 17 ? )
733  ( 18 ? )
734  ( 19 3.3V )
735  ( 20 ? )
736  ( 21 ? )
737  ( 22 ? )
738  ( 23 ? )
739  ( 24 ? )
740  ( 25 ? )
741  ( 26 ? )
742  ( 27 ? )
743  ( 28 ? )
744  ( 29 ? )
745  ( 30 ? )
746  ( 31 ? )
747  ( 32 ? )
748  ( 33 ? )
749  ( 34 ? )
750  ( 35 ? )
751  ( 36 GND )
752  ( 37 3.3V )
753  ( 38 ? )
754  ( 39 ? )
755  ( 40 ? )
756  ( 41 ? )
757  ( 42 ? )
758  ( 43 ? )
759  ( 44 ? )
760  ( 45 ? )
761  ( 46 ? )
762  ( 47 ? )
763  ( 48 ? )
764 )
765 ( /4C421DD3/4C61D1D4 1206 C34 1uF {Lib=CAP}
766  ( 1 +2.5V )
767  ( 2 GND )
768 )
769 ( /4C421DD3/4C61D151 1206 C33 1uF {Lib=CAP}
770  ( 1 +2.5V )
771  ( 2 GND )
772 )
773 ( /4C421DD3/4C61CFA5 0402 C28 100nF {Lib=CAP}
774  ( 1 +2.5V )
775  ( 2 GND )
776 )
777 ( /4C421DD3/4C61CFA4 0402 C29 10nF {Lib=CAP}
778  ( 1 +2.5V )
779  ( 2 GND )
780 )
781 ( /4C421DD3/4C61CFA3 0402 C31 10nF {Lib=CAP}
782  ( 1 +2.5V )
783  ( 2 GND )
784 )
785 ( /4C421DD3/4C61CFA2 0402 C30 10nF {Lib=CAP}
786  ( 1 +2.5V )
787  ( 2 GND )
788 )
789 ( /4C421DD3/4C61CFA1 0402 C32 10nF {Lib=CAP}
790  ( 1 +2.5V )
791  ( 2 GND )
792 )
793 ( /4C421DD3/4C61CFA0 0603 C27 1uF {Lib=CAP}
794  ( 1 +2.5V )
795  ( 2 GND )
796 )
797 ( /4C421DD3/4C61CF2F 0603 C21 1uF {Lib=CAP}
798  ( 1 +2.5V )
799  ( 2 GND )
800 )
801 ( /4C421DD3/4C61CF27 0402 C26 10nF {Lib=CAP}
802  ( 1 +2.5V )
803  ( 2 GND )
804 )
805 ( /4C421DD3/4C61CF17 0402 C24 10nF {Lib=CAP}
806  ( 1 +2.5V )
807  ( 2 GND )
808 )
809 ( /4C421DD3/4C61CF16 0402 C25 10nF {Lib=CAP}
810  ( 1 +2.5V )
811  ( 2 GND )
812 )
813 ( /4C421DD3/4C61CEF7 0402 C23 10nF {Lib=CAP}
814  ( 1 +2.5V )
815  ( 2 GND )
816 )
817 ( /4C421DD3/4C61CEB9 0402 C22 100nF {Lib=CAP}
818  ( 1 +2.5V )
819  ( 2 GND )
820 )
821 ( /4C421DD3/4C61CE31 0402 R13 1K_1% {Lib=R}
822  ( 1 +2.5V )
823  ( 2 N-000044 )
824 )
825 ( /4C421DD3/4C61CE30 0402 R14 1K_1% {Lib=R}
826  ( 1 N-000044 )
827  ( 2 N-000043 )
828 )
829 ( /4C421DD3/4C61CDB5 0402 R12 1K_1% {Lib=R}
830  ( 1 N-000045 )
831  ( 2 N-000047 )
832 )
833 ( /4C421DD3/4C61CD4A 0402 R11 1K_1% {Lib=R}
834  ( 1 +2.5V )
835  ( 2 N-000045 )
836 )
837 ( /4C421DD3/4C61CCE3 0402 C19 100nF {Lib=CAP}
838  ( 1 +2.5V )
839  ( 2 N-000044 )
840 )
841 ( /4C421DD3/4C61CCE2 0402 C20 100nF {Lib=CAP}
842  ( 1 N-000044 )
843  ( 2 N-000043 )
844 )
845 ( /4C421DD3/4C61CC96 0402 C18 100nF {Lib=CAP}
846  ( 1 N-000045 )
847  ( 2 N-000047 )
848 )
849 ( /4C421DD3/4C61CC73 0402 C17 100nF {Lib=CAP}
850  ( 1 +2.5V )
851  ( 2 N-000045 )
852 )
853 ( /4C421DD3/4C609C8E $noname U3 MT46V32M16TG {Lib=MT46V32M16TG}
854  ( 1 +2.5V )
855  ( 2 /DDR_Banks/M1_DQ0 )
856  ( 3 +2.5V )
857  ( 4 /DDR_Banks/M1_DQ1 )
858  ( 5 /DDR_Banks/M1_DQ2 )
859  ( 6 GND )
860  ( 7 /FPGA_Spartan6/M1_DQ3 )
861  ( 8 /FPGA_Spartan6/M1_DQ4 )
862  ( 9 +2.5V )
863  ( 10 /FPGA_Spartan6/M1_DQ5 )
864  ( 11 /FPGA_Spartan6/M1_DQ6 )
865  ( 12 GND )
866  ( 13 /DDR_Banks/M1_DQ7 )
867  ( 14 ? )
868  ( 15 +2.5V )
869  ( 16 /FPGA_Spartan6/M1_LDQS )
870  ( 17 ? )
871  ( 18 +2.5V )
872  ( 19 ? )
873  ( 20 /FPGA_Spartan6/M1_LDM )
874  ( 21 /DDR_Banks/M1_WE# )
875  ( 22 /DDR_Banks/M1_CAS# )
876  ( 23 /FPGA_Spartan6/M1_RAS# )
877  ( 24 GND )
878  ( 25 ? )
879  ( 26 /DDR_Banks/M1_BA0 )
880  ( 27 /FPGA_Spartan6/M1_BA1 )
881  ( 28 /FPGA_Spartan6/M1_A10 )
882  ( 29 /DDR_Banks/M1_A0 )
883  ( 30 /FPGA_Spartan6/M1_A1 )
884  ( 31 /FPGA_Spartan6/M1_A2 )
885  ( 32 /FPGA_Spartan6/M1_A3 )
886  ( 33 +2.5V )
887  ( 34 GND )
888  ( 35 /FPGA_Spartan6/M1_A4 )
889  ( 36 /FPGA_Spartan6/M1_A5 )
890  ( 37 /FPGA_Spartan6/M1_A6 )
891  ( 38 /DDR_Banks/M1_A7 )
892  ( 39 /FPGA_Spartan6/M1_A8 )
893  ( 40 /DDR_Banks/M1_A9 )
894  ( 41 /DDR_Banks/M1_A11 )
895  ( 42 /FPGA_Spartan6/M1_A12 )
896  ( 43 ? )
897  ( 44 /DDR_Banks/M1_CLK# )
898  ( 45 /FPGA_Spartan6/M1_CKE )
899  ( 46 /FPGA_Spartan6/M1_CLK )
900  ( 47 /DDR_Banks/M1_UDM )
901  ( 48 GND )
902  ( 49 N-000044 )
903  ( 50 ? )
904  ( 51 /DDR_Banks/M1_UDQS )
905  ( 52 GND )
906  ( 53 ? )
907  ( 54 /DDR_Banks/M1_DQ8 )
908  ( 55 +2.5V )
909  ( 56 /FPGA_Spartan6/M1_DQ9 )
910  ( 57 /FPGA_Spartan6/M1_DQ10 )
911  ( 58 GND )
912  ( 59 /FPGA_Spartan6/M1_DQ11 )
913  ( 60 /DDR_Banks/M1_DQ12 )
914  ( 61 +2.5V )
915  ( 62 /FPGA_Spartan6/M1_DQ13 )
916  ( 63 /FPGA_Spartan6/M1_DQ14 )
917  ( 64 GND )
918  ( 65 /FPGA_Spartan6/M1_DQ15 )
919  ( 66 GND )
920 )
921 ( /4C421DD3/4C609B99 $noname U2 MT46V32M16TG {Lib=MT46V32M16TG}
922  ( 1 +2.5V )
923  ( 2 /FPGA_Spartan6/M0_DQ0 )
924  ( 3 +2.5V )
925  ( 4 /FPGA_Spartan6/M0_DQ1 )
926  ( 5 /DDR_Banks/M0_DQ2 )
927  ( 6 GND )
928  ( 7 /DDR_Banks/M0_DQ3 )
929  ( 8 /FPGA_Spartan6/M0_DQ4 )
930  ( 9 +2.5V )
931  ( 10 /FPGA_Spartan6/M0_DQ5 )
932  ( 11 /FPGA_Spartan6/M0_DQ6 )
933  ( 12 GND )
934  ( 13 /FPGA_Spartan6/M0_DQ7 )
935  ( 14 ? )
936  ( 15 +2.5V )
937  ( 16 /FPGA_Spartan6/M0_LDQS )
938  ( 17 ? )
939  ( 18 +2.5V )
940  ( 19 ? )
941  ( 20 /FPGA_Spartan6/M0_LDM )
942  ( 21 /FPGA_Spartan6/M0_WE# )
943  ( 22 /FPGA_Spartan6/M0_CAS# )
944  ( 23 /FPGA_Spartan6/M0_RAS# )
945  ( 24 GND )
946  ( 25 ? )
947  ( 26 /FPGA_Spartan6/M0_BA0 )
948  ( 27 /FPGA_Spartan6/M0_BA1 )
949  ( 28 /FPGA_Spartan6/M0_A10 )
950  ( 29 /FPGA_Spartan6/M0_A0 )
951  ( 30 /FPGA_Spartan6/M0_A1 )
952  ( 31 /FPGA_Spartan6/M0_A2 )
953  ( 32 /FPGA_Spartan6/M0_A3 )
954  ( 33 +2.5V )
955  ( 34 GND )
956  ( 35 /FPGA_Spartan6/M0_A4 )
957  ( 36 /DDR_Banks/M0_A5 )
958  ( 37 /FPGA_Spartan6/M0_A6 )
959  ( 38 /FPGA_Spartan6/M0_A7 )
960  ( 39 /FPGA_Spartan6/M0_A8 )
961  ( 40 /DDR_Banks/M0_A9 )
962  ( 41 /FPGA_Spartan6/M0_A11 )
963  ( 42 /DDR_Banks/M0_A12 )
964  ( 43 ? )
965  ( 44 /DDR_Banks/M0_CLK# )
966  ( 45 /DDR_Banks/M0_CKE )
967  ( 46 /DDR_Banks/M0_CLK )
968  ( 47 /FPGA_Spartan6/M0_UDM )
969  ( 48 GND )
970  ( 49 N-000045 )
971  ( 50 ? )
972  ( 51 /DDR_Banks/M0_UDQS )
973  ( 52 GND )
974  ( 53 ? )
975  ( 54 /FPGA_Spartan6/M0_DQ8 )
976  ( 55 +2.5V )
977  ( 56 /FPGA_Spartan6/M0_DQ9 )
978  ( 57 /FPGA_Spartan6/M0_DQ10 )
979  ( 58 GND )
980  ( 59 /FPGA_Spartan6/M0_DQ11 )
981  ( 60 /DDR_Banks/M0_DQ12 )
982  ( 61 +2.5V )
983  ( 62 /DDR_Banks/M0_DQ13 )
984  ( 63 /FPGA_Spartan6/M0_DQ14 )
985  ( 64 GND )
986  ( 65 /DDR_Banks/M0_DQ15 )
987  ( 66 GND )
988 )
989)
990*
991{ Allowed footprints by component:
992$component R10
993 R?
994 SM0603
995 SM0805
996 R?-*
997$endlist
998$component C16
999 SM*
1000 C?
1001 C1-1
1002$endlist
1003$component C15
1004 SM*
1005 C?
1006 C1-1
1007$endlist
1008$component C14
1009 SM*
1010 C?
1011 C1-1
1012$endlist
1013$component C13
1014 SM*
1015 C?
1016 C1-1
1017$endlist
1018$component C9
1019 SM*
1020 C?
1021 C1-1
1022$endlist
1023$component C6
1024 SM*
1025 C?
1026 C1-1
1027$endlist
1028$component C4
1029 SM*
1030 C?
1031 C1-1
1032$endlist
1033$component C2
1034 SM*
1035 C?
1036 C1-1
1037$endlist
1038$component C8
1039 SM*
1040 C?
1041 C1-1
1042$endlist
1043$component C7
1044 SM*
1045 C?
1046 C1-1
1047$endlist
1048$component C5
1049 SM*
1050 C?
1051 C1-1
1052$endlist
1053$component C3
1054 SM*
1055 C?
1056 C1-1
1057$endlist
1058$component C1
1059 SM*
1060 C?
1061 C1-1
1062$endlist
1063$component R1
1064 R?
1065 SM0603
1066 SM0805
1067 R?-*
1068$endlist
1069$component R2
1070 R?
1071 SM0603
1072 SM0805
1073 R?-*
1074$endlist
1075$component C11
1076 SM*
1077 C?
1078 C1-1
1079$endlist
1080$component C10
1081 SM*
1082 C?
1083 C1-1
1084$endlist
1085$component C12
1086 SM*
1087 C?
1088 C1-1
1089$endlist
1090$component R9
1091 R?
1092 SM0603
1093 SM0805
1094 R?-*
1095$endlist
1096$component R3
1097 R?
1098 SM0603
1099 SM0805
1100 R?-*
1101$endlist
1102$component R4
1103 R?
1104 SM0603
1105 SM0805
1106 R?-*
1107$endlist
1108$component R6
1109 R?
1110 SM0603
1111 SM0805
1112 R?-*
1113$endlist
1114$component R5
1115 R?
1116 SM0603
1117 SM0805
1118 R?-*
1119$endlist
1120$component R8
1121 R?
1122 SM0603
1123 SM0805
1124 R?-*
1125$endlist
1126$component R7
1127 R?
1128 SM0603
1129 SM0805
1130 R?-*
1131$endlist
1132$component C34
1133 SM*
1134 C?
1135 C1-1
1136$endlist
1137$component C33
1138 SM*
1139 C?
1140 C1-1
1141$endlist
1142$component C28
1143 SM*
1144 C?
1145 C1-1
1146$endlist
1147$component C29
1148 SM*
1149 C?
1150 C1-1
1151$endlist
1152$component C31
1153 SM*
1154 C?
1155 C1-1
1156$endlist
1157$component C30
1158 SM*
1159 C?
1160 C1-1
1161$endlist
1162$component C32
1163 SM*
1164 C?
1165 C1-1
1166$endlist
1167$component C27
1168 SM*
1169 C?
1170 C1-1
1171$endlist
1172$component C21
1173 SM*
1174 C?
1175 C1-1
1176$endlist
1177$component C26
1178 SM*
1179 C?
1180 C1-1
1181$endlist
1182$component C24
1183 SM*
1184 C?
1185 C1-1
1186$endlist
1187$component C25
1188 SM*
1189 C?
1190 C1-1
1191$endlist
1192$component C23
1193 SM*
1194 C?
1195 C1-1
1196$endlist
1197$component C22
1198 SM*
1199 C?
1200 C1-1
1201$endlist
1202$component R13
1203 R?
1204 SM0603
1205 SM0805
1206 R?-*
1207$endlist
1208$component R14
1209 R?
1210 SM0603
1211 SM0805
1212 R?-*
1213$endlist
1214$component R12
1215 R?
1216 SM0603
1217 SM0805
1218 R?-*
1219$endlist
1220$component R11
1221 R?
1222 SM0603
1223 SM0805
1224 R?-*
1225$endlist
1226$component C19
1227 SM*
1228 C?
1229 C1-1
1230$endlist
1231$component C20
1232 SM*
1233 C?
1234 C1-1
1235$endlist
1236$component C18
1237 SM*
1238 C?
1239 C1-1
1240$endlist
1241$component C17
1242 SM*
1243 C?
1244 C1-1
1245$endlist
1246$endfootprintlist
1247}
1248{ Pin List by Nets
1249Net 1 "/FPGA Spartan6/ETH_CLK" "ETH_CLK"
1250 U4 46
1251 U1 A10
1252Net 2 "/Ethernet Phy/ETH_TXER" "ETH_TXER"
1253 U4 14
1254 U1 C8
1255Net 3 "/Ethernet Phy/ETH_TXEN" "ETH_TXEN"
1256 U4 16
1257 U1 C9
1258Net 4 "/FPGA Spartan6/M0_CAS#" "M0_CAS#"
1259 U1 K4
1260 U2 22
1261Net 5 "/DDR Banks/M1_WE#" "M1_WE#"
1262 U1 H19
1263 U3 21
1264Net 6 "/FPGA Spartan6/M1_RAS#" "M1_RAS#"
1265 U3 23
1266 U1 H21
1267Net 7 "/FPGA Spartan6/M0_RAS#" "M0_RAS#"
1268 U2 23
1269 U1 K5
1270Net 8 "/FPGA Spartan6/M0_WE#" "M0_WE#"
1271 U2 21
1272 U1 F2
1273Net 12 "/FPGA Spartan6/SD_CMD" "SD_CMD"
1274 U1 C17
1275 J1 3
1276Net 13 "/FPGA Spartan6/SD_CLK" "SD_CLK"
1277 U1 A16
1278 J1 5
1279Net 14 "/Ethernet Phy/ETH_INT" "ETH_INT"
1280 U4 25
1281 U1 A5
1282Net 15 "/Ethernet Phy/ETH_TXC" "ETH_TXC"
1283 U1 C10
1284 U4 15
1285Net 16 "/FPGA Spartan6/ETH_RXER" "ETH_RXER"
1286 U4 11
1287 U1 D9
1288Net 17 "/Ethernet Phy/ETH_RXDV" "ETH_RXDV"
1289 U1 A8
1290 U4 9
1291Net 18 "/Ethernet Phy/ETH_MDC" "ETH_MDC"
1292 U1 D6
1293 U4 2
1294Net 19 "/Ethernet Phy/ETH_MDIO" "ETH_MDIO"
1295 U4 1
1296 R1 1
1297 U1 C6
1298Net 22 "/FPGA Spartan6/ETH_RESET_N" "ETH_RESET_N"
1299 U4 48
1300 U1 B6
1301Net 23 "/Ethernet Phy/ETH_RXC" "ETH_RXC"
1302 U4 10
1303 U1 B10
1304Net 27 "/DDR Banks/M1_UDM" "M1_UDM"
1305 U1 M20
1306 U3 47
1307Net 28 "/FPGA Spartan6/M1_LDQS" "M1_LDQS"
1308 U3 16
1309 U1 L20
1310Net 29 "/FPGA Spartan6/M1_LDM" "M1_LDM"
1311 U1 L19
1312 U3 20
1313Net 30 "/DDR Banks/M1_UDQS" "M1_UDQS"
1314 U3 51
1315 U1 T21
1316Net 31 "/DDR Banks/M0_UDQS" "M0_UDQS"
1317 U2 51
1318 U1 T2
1319Net 32 "/FPGA Spartan6/M0_LDM" "M0_LDM"
1320 U1 L4
1321 U2 20
1322Net 33 "/DDR Banks/M1_CAS#" "M1_CAS#"
1323 U3 22
1324 U1 H22
1325Net 34 "/FPGA Spartan6/M1_CKE" "M1_CKE"
1326 U3 45
1327 U1 D21
1328Net 35 "GND" "GND"
1329 U3 64
1330 U3 34
1331 U3 24
1332 U4 12
1333 U4 23
1334 U3 52
1335 U3 58
1336 C13 2
1337 U4 44
1338 U4 35
1339 U4 36
1340 C14 2
1341 C15 2
1342 U4 39
1343 U2 64
1344 U2 34
1345 U2 24
1346 U2 58
1347 U2 48
1348 U2 66
1349 U2 6
1350 U3 48
1351 U3 66
1352 U3 6
1353 V1 2
1354 U3 12
1355 C16 2
1356 R10 2
1357 V2 2
1358 J4 5
1359 J4 4
1360 U1 N13
1361 U1 L13
1362 U1 J13
1363 U1 W7
1364 U1 U7
1365 U1 H7
1366 U1 E7
1367 U1 L9
1368 U1 N9
1369 U6 8
1370 U1 A22
1371 U1 B13
1372 U1 J9
1373 U1 B9
1374 U1 B17
1375 U1 N17
1376 U1 AA17
1377 U1 AA13
1378 U1 AB22
1379 U1 AA9
1380 U1 W19
1381 U1 R18
1382 U1 L18
1383 U1 G18
1384 U1 D18
1385 U1 K10
1386 U1 M10
1387 U1 P10
1388 U1 V10
1389 U1 J2
1390 U1 E2
1391 U1 A1
1392 U1 W16
1393 U1 AA5
1394 U1 J15
1395 U1 E15
1396 U1 V14
1397 U5 13
1398 U1 AB1
1399 U5 36
1400 U1 P14
1401 U2 52
1402 U2 12
1403 J1 6
1404 U1 R5
1405 U1 L5
1406 J1 COM
1407 J1 CASE
1408 J1 CASE
1409 J1 CASE
1410 U1 G5
1411 U1 B5
1412 U1 V4
1413 U1 D4
1414 U1 U2
1415 U1 N2
1416 U6 7
1417 U1 M12
1418 U1 P12
1419 U1 U21
1420 U1 N21
1421 U1 J21
1422 U1 E21
1423 U1 N11
1424 U1 L11
1425 U1 J11
1426 U1 M14
1427 U1 K14
1428 J5 4
1429 C2 2
1430 C34 2
1431 C1 2
1432 C3 2
1433 C5 2
1434 C7 2
1435 C8 2
1436 C23 2
1437 C29 2
1438 C22 2
1439 C31 2
1440 C30 2
1441 C32 2
1442 C27 2
1443 C28 2
1444 C10 2
1445 R2 2
1446 C11 2
1447 C26 2
1448 C24 2
1449 C25 2
1450 C12 2
1451 R9 2
1452 U4 8
1453 C33 2
1454 C21 2
1455Net 36 "/DDR Banks/M0_CKE" "M0_CKE"
1456 U1 D2
1457 U2 45
1458Net 37 "/FPGA Spartan6/M0_LDQS" "M0_LDQS"
1459 U2 16
1460 U1 L3
1461Net 38 "/FPGA Spartan6/M0_UDM" "M0_UDM"
1462 U2 47
1463 U1 M3
1464Net 39 "/DDR Banks/M0_CLK#" "M0_CLK#"
1465 U1 H3
1466 U2 44
1467Net 40 "/DDR Banks/M0_CLK" "M0_CLK"
1468 U2 46
1469 U1 H4
1470Net 41 "/DDR Banks/M1_CLK#" "M1_CLK#"
1471 U3 44
1472 U1 J19
1473Net 42 "/FPGA Spartan6/M1_CLK" "M1_CLK"
1474 U3 46
1475 U1 H20
1476Net 43 "" ""
1477 R14 2
1478 C20 2
1479Net 44 "" ""
1480 U3 49
1481 R14 1
1482 R13 2
1483 C19 2
1484 C20 1
1485Net 45 "" ""
1486 R11 2
1487 R12 1
1488 C18 1
1489 C17 2
1490 U2 49
1491Net 46 "+2.5V" "+2.5V"
1492 C33 1
1493 C21 1
1494 C22 1
1495 C23 1
1496 C25 1
1497 C24 1
1498 C26 1
1499 C34 1
1500 C28 1
1501 C29 1
1502 C27 1
1503 C32 1
1504 C30 1
1505 C31 1
1506 R13 1
1507 U2 9
1508 U2 3
1509 U3 61
1510 U2 1
1511 R11 1
1512 C19 1
1513 U2 33
1514 C17 1
1515 U3 18
1516 U3 33
1517 U2 55
1518 U2 15
1519 U3 9
1520 U3 15
1521 U2 18
1522 U3 55
1523 U3 3
1524 U3 1
1525 U2 61
1526Net 47 "" ""
1527 C18 2
1528 R12 2
1529Net 95 "/Non volatile memories/FRB_N" "FRB_N"
1530 U5 7
1531 U5 6
1532Net 97 "3.3V" "3.3V"
1533 J4 3
1534 J4 6
1535 J4 9
1536 J4 11
1537 U4 7
1538 U6 1
1539 C5 1
1540 C1 1
1541 C3 1
1542 U6 12
1543 U6 14
1544 U4 24
1545 R5 1
1546 R6 1
1547 R4 1
1548 R3 1
1549 C13 1
1550 L2 1
1551 C14 1
1552 U5 37
1553 U5 19
1554 C10 1
1555 U5 12
1556 C15 1
1557 C11 1
1558 R1 2
1559Net 98 "" ""
1560 U1 R2
1561 U1 W2
1562 U1 J5
1563 U1 F4
1564 U1 L2
1565 U1 F6
1566 U1 U5
1567 U1 C2
1568 U1 L7
1569 U1 G2
1570 U1 N5
1571Net 99 "" ""
1572 U1 C21
1573 U1 G21
1574 U1 L16
1575 U1 R21
1576 U1 W21
1577 U1 L21
1578 U1 E19
1579 U1 J18
1580 U1 U18
1581 U1 N18
1582Net 100 "" ""
1583 U1 G14
1584 U1 B15
1585 U1 B19
1586 U1 E9
1587 U1 G10
1588 U1 B11
1589 U1 B4
1590 U1 B7
1591 U1 E17
1592 U1 E13
1593Net 101 "" ""
1594 U1 AA11
1595 U1 AA7
1596 U1 V16
1597 U1 AA15
1598 U1 AA3
1599 U1 V12
1600 U1 AA19
1601 U1 W5
1602 U1 T13
1603 U1 V8
1604 U1 T9
1605Net 102 "" ""
1606 U1 J8
1607 U1 K9
1608 U1 K13
1609 U1 N12
1610 U1 L12
1611 U1 J12
1612 U1 M13
1613 U1 P13
1614 U1 P11
1615 U1 J14
1616 U1 L14
1617 U1 K11
1618 U1 N10
1619 U1 L10
1620 U1 J10
1621 U1 P9
1622 U1 M9
1623 U1 M11
1624 U1 N14
1625 U1 R14
1626Net 103 "" ""
1627 U1 R10
1628 U1 U11
1629 U1 R12
1630 U1 R6
1631 U1 F11
1632 U1 H9
1633 U1 G12
1634 U1 V6
1635 U1 N8
1636 U1 L8
1637 U1 M15
1638 U1 K15
1639 U1 H15
1640 U1 D16
1641Net 340 "/Ethernet Phy/ETH_PLL1.8V" "ETH_PLL1.8V"
1642 U4 47
1643 L3 2
1644 C9 1
1645Net 341 "" ""
1646 J4 7
1647 U4 33
1648 R5 2
1649Net 342 "/Ethernet Phy/ETH_LED1" "ETH_LED1"
1650 U4 27
1651 R8 2
1652Net 345 "/Ethernet Phy/ETH_1.8V" "ETH_1.8V"
1653 U4 13
1654 C2 1
1655Net 349 "/Ethernet Phy/ETH_LED0" "ETH_LED0"
1656 R7 2
1657 U4 26
1658Net 350 "" ""
1659 J4 1
1660 U4 41
1661 R3 2
1662Net 351 "" ""
1663 J4 10
1664 R7 1
1665Net 352 "" ""
1666 J4 12
1667 R8 1
1668Net 353 "/Ethernet Phy/ETH_A1.8V" "ETH_A1.8V"
1669 L1 2
1670 C6 1
1671 L3 1
1672 U4 31
1673Net 354 "" ""
1674 U4 37
1675 R2 1
1676Net 355 "" ""
1677 J4 13
1678 J4 14
1679 C12 1
1680 R9 1
1681Net 356 "" ""
1682 L1 1
1683 C4 1
1684Net 357 "/Ethernet Phy/ETH_A3.3V" "ETH_A3.3V"
1685 U4 38
1686 L2 2
1687 C8 1
1688 C7 1
1689Net 358 "" ""
1690 R6 2
1691 U4 32
1692 J4 8
1693Net 359 "" ""
1694 J4 2
1695 U4 40
1696 R4 2
1697Net 360 "" ""
1698 C9 2
1699 C6 2
1700 C4 2
1701Net 361 "" ""
1702 F1 1
1703 J5 1
1704Net 362 "" ""
1705 J5 3
1706 V1 1
1707 U6 11
1708 V1 1
1709Net 367 "" ""
1710 R10 1
1711 C16 1
1712 J5 S4
1713 J5 S3
1714 J5 S2
1715 J5 S1
1716Net 368 "" ""
1717 U6 10
1718 V2 1
1719 V2 1
1720 J5 2
1721Net 378 "/FPGA Spartan6/SD_DAT3" "SD_DAT3"
1722 J1 2
1723 U1 A15
1724Net 379 "/Non volatile memories/SD_DAT2" "SD_DAT2"
1725 J1 1
1726 U1 D15
1727Net 380 "/Non volatile memories/SD_DAT1" "SD_DAT1"
1728 U1 C16
1729 J1 8
1730Net 381 "/Non volatile memories/SD_DAT0" "SD_DAT0"
1731 U1 B16
1732 J1 7
1733Net 382 "/FPGA Spartan6/ETH_TXD3" "ETH_TXD3"
1734 U1 D10
1735 U4 20
1736Net 383 "/FPGA Spartan6/M1_BA1" "M1_BA1"
1737 U3 27
1738 U1 K17
1739Net 384 "/DDR Banks/M1_BA0" "M1_BA0"
1740 U3 26
1741 U1 J17
1742Net 385 "/FPGA Spartan6/M0_BA1" "M0_BA1"
1743 U2 27
1744 U1 G1
1745Net 386 "/FPGA Spartan6/M0_BA0" "M0_BA0"
1746 U1 G3
1747 U2 26
1748Net 396 "/Ethernet Phy/ETH_RXD3" "ETH_RXD3"
1749 U1 A6
1750 U4 3
1751Net 397 "/FPGA Spartan6/ETH_RXD2" "ETH_RXD2"
1752 U1 C7
1753 U4 4
1754Net 398 "/Ethernet Phy/ETH_RXD1" "ETH_RXD1"
1755 U1 A7
1756 U4 5
1757Net 399 "/FPGA Spartan6/ETH_RXD0" "ETH_RXD0"
1758 U1 B8
1759 U4 6
1760Net 400 "/Ethernet Phy/ETH_TXD2" "ETH_TXD2"
1761 U1 D8
1762 U4 19
1763Net 401 "/Ethernet Phy/ETH_TXD1" "ETH_TXD1"
1764 U1 D7
1765 U4 18
1766Net 402 "/FPGA Spartan6/ETH_TXD0" "ETH_TXD0"
1767 U1 A9
1768 U4 17
1769Net 403 "/DDR Banks/M1_A9" "M1_A9"
1770 U1 C22
1771 U3 40
1772Net 404 "/FPGA Spartan6/M1_A8" "M1_A8"
1773 U1 C20
1774 U3 39
1775Net 405 "/DDR Banks/M1_A7" "M1_A7"
1776 U3 38
1777 U1 E20
1778Net 406 "/FPGA Spartan6/M1_A6" "M1_A6"
1779 U3 37
1780 U1 K19
1781Net 407 "/FPGA Spartan6/M1_A5" "M1_A5"
1782 U3 36
1783 U1 K20
1784Net 408 "/FPGA Spartan6/M1_A4" "M1_A4"
1785 U1 F20
1786 U3 35
1787Net 409 "/FPGA Spartan6/M1_A3" "M1_A3"
1788 U1 G20
1789 U3 32
1790Net 410 "/FPGA Spartan6/M1_A2" "M1_A2"
1791 U3 31
1792 U1 E22
1793Net 411 "/FPGA Spartan6/M1_A1" "M1_A1"
1794 U3 30
1795 U1 F22
1796Net 412 "/DDR Banks/M1_A0" "M1_A0"
1797 U1 F21
1798 U3 29
1799Net 413 "/DDR Banks/M0_A12" "M0_A12"
1800 U1 D1
1801 U2 42
1802Net 414 "/FPGA Spartan6/M1_DQ15" "M1_DQ15"
1803 U1 V22
1804 U3 65
1805Net 415 "/FPGA Spartan6/M1_DQ14" "M1_DQ14"
1806 U1 V21
1807 U3 63
1808Net 416 "/FPGA Spartan6/M1_DQ13" "M1_DQ13"
1809 U3 62
1810 U1 U22
1811Net 417 "/DDR Banks/M1_DQ12" "M1_DQ12"
1812 U3 60
1813 U1 U20
1814Net 418 "/FPGA Spartan6/M1_DQ11" "M1_DQ11"
1815 U3 59
1816 U1 R22
1817Net 419 "/FPGA Spartan6/M1_DQ10" "M1_DQ10"
1818 U1 R20
1819 U3 57
1820Net 420 "/FPGA Spartan6/M1_DQ9" "M1_DQ9"
1821 U1 P22
1822 U3 56
1823Net 421 "/DDR Banks/M1_DQ8" "M1_DQ8"
1824 U3 54
1825 U1 P21
1826Net 422 "/DDR Banks/M1_DQ7" "M1_DQ7"
1827 U3 13
1828 U1 K22
1829Net 423 "/FPGA Spartan6/M1_DQ6" "M1_DQ6"
1830 U1 K21
1831 U3 11
1832Net 424 "/FPGA Spartan6/M1_DQ5" "M1_DQ5"
1833 U1 J22
1834 U3 10
1835Net 425 "/FPGA Spartan6/M1_DQ4" "M1_DQ4"
1836 U3 8
1837 U1 J20
1838Net 426 "/FPGA Spartan6/M1_DQ3" "M1_DQ3"
1839 U1 M22
1840 U3 7
1841Net 427 "/DDR Banks/M1_DQ2" "M1_DQ2"
1842 U1 M21
1843 U3 5
1844Net 428 "/DDR Banks/M1_DQ1" "M1_DQ1"
1845 U1 N22
1846 U3 4
1847Net 429 "/DDR Banks/M1_DQ0" "M1_DQ0"
1848 U3 2
1849 U1 N20
1850Net 430 "/FPGA Spartan6/M1_A12" "M1_A12"
1851 U3 42
1852 U1 D22
1853Net 431 "/DDR Banks/M1_A11" "M1_A11"
1854 U1 F19
1855 U3 41
1856Net 432 "/FPGA Spartan6/M1_A10" "M1_A10"
1857 U3 28
1858 U1 G19
1859Net 433 "/FPGA Spartan6/M0_DQ10" "M0_DQ10"
1860 U1 R3
1861 U2 57
1862Net 434 "/FPGA Spartan6/M0_DQ9" "M0_DQ9"
1863 U1 P1
1864 U2 56
1865Net 435 "/FPGA Spartan6/M0_DQ8" "M0_DQ8"
1866 U2 54
1867 U1 P2
1868Net 436 "/FPGA Spartan6/M0_DQ7" "M0_DQ7"
1869 U1 K1
1870 U2 13
1871Net 437 "/FPGA Spartan6/M0_DQ6" "M0_DQ6"
1872 U1 K2
1873 U2 11
1874Net 438 "/FPGA Spartan6/M0_DQ5" "M0_DQ5"
1875 U2 10
1876 U1 J1
1877Net 439 "/FPGA Spartan6/M0_DQ4" "M0_DQ4"
1878 U1 J3
1879 U2 8
1880Net 440 "/DDR Banks/M0_DQ3" "M0_DQ3"
1881 U1 M1
1882 U2 7
1883Net 441 "/DDR Banks/M0_DQ2" "M0_DQ2"
1884 U1 M2
1885 U2 5
1886Net 442 "/FPGA Spartan6/M0_DQ1" "M0_DQ1"
1887 U2 4
1888 U1 N1
1889Net 443 "/FPGA Spartan6/M0_DQ0" "M0_DQ0"
1890 U1 N3
1891 U2 2
1892Net 444 "/FPGA Spartan6/M0_A11" "M0_A11"
1893 U2 41
1894 U1 C1
1895Net 445 "/FPGA Spartan6/M0_A10" "M0_A10"
1896 U2 28
1897 U1 G4
1898Net 446 "/DDR Banks/M0_A9" "M0_A9"
1899 U2 40
1900 U1 E1
1901Net 447 "/FPGA Spartan6/M0_A8" "M0_A8"
1902 U2 39
1903 U1 E3
1904Net 448 "/FPGA Spartan6/M0_A7" "M0_A7"
1905 U1 H6
1906 U2 38
1907Net 449 "/FPGA Spartan6/M0_A6" "M0_A6"
1908 U1 J4
1909 U2 37
1910Net 450 "/DDR Banks/M0_A5" "M0_A5"
1911 U2 36
1912 U1 K3
1913Net 451 "/FPGA Spartan6/M0_A4" "M0_A4"
1914 U1 F3
1915 U2 35
1916Net 452 "/FPGA Spartan6/M0_A3" "M0_A3"
1917 U2 32
1918 U1 K6
1919Net 453 "/FPGA Spartan6/M0_A2" "M0_A2"
1920 U1 H5
1921 U2 31
1922Net 454 "/FPGA Spartan6/M0_A1" "M0_A1"
1923 U2 30
1924 U1 H1
1925Net 455 "/FPGA Spartan6/M0_A0" "M0_A0"
1926 U2 29
1927 U1 H2
1928Net 456 "/DDR Banks/M0_DQ15" "M0_DQ15"
1929 U1 V1
1930 U2 65
1931Net 457 "/FPGA Spartan6/M0_DQ14" "M0_DQ14"
1932 U1 V2
1933 U2 63
1934Net 458 "/DDR Banks/M0_DQ13" "M0_DQ13"
1935 U1 U1
1936 U2 62
1937Net 459 "/DDR Banks/M0_DQ12" "M0_DQ12"
1938 U1 U3
1939 U2 60
1940Net 460 "/FPGA Spartan6/M0_DQ11" "M0_DQ11"
1941 U2 59
1942 U1 R1
1943}
1944#End
1945

Archive Download this file

Branches:
master



interactive