Root/kicad/xue-rnc/xue-rnc.net

Source at commit e678c0e created 13 years 7 months ago.
By Andres Calderon, fixed placement
1# EESchema Netlist Version 1.1 created Thu 12 Aug 2010 08:51:33 AM COT
2(
3 ( /4C5F1EDC/4C63F252 0603 L4 FB {Lib=INDUCTOR}
4  ( 1 N-000357 )
5  ( 2 N-000362 )
6 )
7 ( /4C5F1EDC/4C63F248 0603 L5 FB {Lib=INDUCTOR}
8  ( 1 N-000358 )
9  ( 2 GND )
10 )
11 ( /4C5F1EDC/4C5F2D27 $noname R10 1M {Lib=R}
12  ( 1 N-000361 )
13  ( 2 GND )
14 )
15 ( /4C5F1EDC/4C5F2D1E $noname C16 4.7nF {Lib=C}
16  ( 1 N-000361 )
17  ( 2 GND )
18 )
19 ( /4C5F1EDC/4C5F2CA7 $noname V1 V0402MHS03 {Lib=V0402MHS03}
20  ( 1 N-000360 )
21  ( 2 GND )
22 )
23 ( /4C5F1EDC/4C5F2CA3 $noname V2 V0402MHS03 {Lib=V0402MHS03}
24  ( 1 N-000356 )
25  ( 2 GND )
26 )
27 ( /4C5F1EDC/4C5F2B55 $noname F1 MICROSMD075F {Lib=MICROSMD075F}
28  ( 1 N-000357 )
29  ( 2 +5V )
30 )
31 ( /4C5F1EDC/4C5F23DD $noname J5 USB-48204-0001 {Lib=USB-48204-0001}
32  ( S1 N-000361 )
33  ( S2 N-000361 )
34  ( S3 N-000361 )
35  ( S4 N-000361 )
36  ( 1 N-000362 )
37  ( 2 N-000356 )
38  ( 3 N-000360 )
39  ( 4 N-000358 )
40 )
41 ( /4C5F1EDC/4C5F2039 $noname C15 470nF {Lib=C}
42  ( 1 N-000363 )
43  ( 2 GND )
44 )
45 ( /4C5F1EDC/4C5F2037 $noname C14 1uF {Lib=C}
46  ( 1 N-000363 )
47  ( 2 GND )
48 )
49 ( /4C5F1EDC/4C5F2033 $noname C13 1uF {Lib=C}
50  ( 1 N-000363 )
51  ( 2 GND )
52 )
53 ( /4C5F1EDC/4C5F2025 $noname U6 MIC2550AYTS {Lib=MIC2550AYTS}
54  ( 1 +2.5V )
55  ( 2 /USB/USBA_SPD )
56  ( 3 /USB/USBA_RCV )
57  ( 4 /FPGA_Spartan6/USBA_VP )
58  ( 5 /FPGA_Spartan6/USBA_VM )
59  ( 7 GND )
60  ( 8 GND )
61  ( 9 /FPGA_Spartan6/USBA_OE_N )
62  ( 10 N-000356 )
63  ( 11 N-000360 )
64  ( 12 3.3V )
65  ( 14 3.3V )
66 )
67 ( /4C431A63/4C431E53 $noname U1 XC6SLX45FGG484 {Lib=XC6SLX45FGG484}
68  ( P7 ? )
69  ( N7 ? )
70  ( M7 ? )
71  ( L7 +2.5V )
72  ( K7 ? )
73  ( J7 ? )
74  ( G7 ? )
75  ( F7 ? )
76  ( P6 ? )
77  ( N6 ? )
78  ( M6 ? )
79  ( L6 ? )
80  ( K6 /FPGA_Spartan6/M0_A3 )
81  ( J6 ? )
82  ( H6 /DDR_Banks/M0_A7 )
83  ( G6 ? )
84  ( F6 +2.5V )
85  ( E6 ? )
86  ( U5 +2.5V )
87  ( P5 ? )
88  ( N5 +2.5V )
89  ( M5 ? )
90  ( K5 /FPGA_Spartan6/M0_RAS# )
91  ( J5 +2.5V )
92  ( H5 /FPGA_Spartan6/M0_A2 )
93  ( F5 ? )
94  ( E5 ? )
95  ( D5 ? )
96  ( U4 ? )
97  ( H21 /DDR_Banks/M1_RAS# )
98  ( G21 +2.5V )
99  ( F21 /FPGA_Spartan6/M1_A0 )
100  ( D21 /DDR_Banks/M1_CKE )
101  ( C21 +2.5V )
102  ( B21 ? )
103  ( A21 ? )
104  ( W20 ? )
105  ( V20 ? )
106  ( U20 /FPGA_Spartan6/M1_DQ12 )
107  ( T20 ? )
108  ( R20 /FPGA_Spartan6/M1_DQ10 )
109  ( P20 ? )
110  ( N20 /DDR_Banks/M1_DQ0 )
111  ( M20 /FPGA_Spartan6/M1_UDM )
112  ( L20 /FPGA_Spartan6/M1_LDQS )
113  ( K20 /DDR_Banks/M1_A5 )
114  ( J20 /FPGA_Spartan6/M1_DQ4 )
115  ( H20 /FPGA_Spartan6/M1_CLK )
116  ( G20 /FPGA_Spartan6/M1_A3 )
117  ( F20 /DDR_Banks/M1_A4 )
118  ( E20 /FPGA_Spartan6/M1_A7 )
119  ( D20 ? )
120  ( C20 /FPGA_Spartan6/M1_A8 )
121  ( B20 ? )
122  ( A20 ? )
123  ( P8 ? )
124  ( M8 ? )
125  ( K8 ? )
126  ( H8 ? )
127  ( B3 ? )
128  ( W2 +2.5V )
129  ( V2 /FPGA_Spartan6/M0_DQ14 )
130  ( T2 /DDR_Banks/M0_UDQS )
131  ( R2 +2.5V )
132  ( P2 /FPGA_Spartan6/M0_DQ8 )
133  ( M2 /FPGA_Spartan6/M0_DQ2 )
134  ( L2 +2.5V )
135  ( K2 /DDR_Banks/M0_DQ6 )
136  ( H2 /FPGA_Spartan6/M0_A0 )
137  ( G2 +2.5V )
138  ( F2 /FPGA_Spartan6/M0_WE# )
139  ( D2 /FPGA_Spartan6/M0_CKE )
140  ( C2 +2.5V )
141  ( B2 ? )
142  ( A2 ? )
143  ( Y1 ? )
144  ( W1 ? )
145  ( V1 /FPGA_Spartan6/M0_DQ15 )
146  ( U1 /DDR_Banks/M0_DQ13 )
147  ( T1 ? )
148  ( R1 /FPGA_Spartan6/M0_DQ11 )
149  ( P1 /DDR_Banks/M0_DQ9 )
150  ( N1 /FPGA_Spartan6/M0_DQ1 )
151  ( M1 /FPGA_Spartan6/M0_DQ3 )
152  ( L1 ? )
153  ( K1 /FPGA_Spartan6/M0_DQ7 )
154  ( J1 /DDR_Banks/M0_DQ5 )
155  ( H1 /FPGA_Spartan6/M0_A1 )
156  ( G1 /FPGA_Spartan6/M0_BA1 )
157  ( T4 ? )
158  ( R4 ? )
159  ( P4 ? )
160  ( N4 ? )
161  ( M4 ? )
162  ( L4 /DDR_Banks/M0_LDM )
163  ( K4 /FPGA_Spartan6/M0_CAS# )
164  ( J4 /FPGA_Spartan6/M0_A6 )
165  ( H4 /DDR_Banks/M0_CLK )
166  ( G4 /DDR_Banks/M0_A10 )
167  ( F4 +2.5V )
168  ( E4 ? )
169  ( C4 ? )
170  ( W3 ? )
171  ( V3 ? )
172  ( U3 /FPGA_Spartan6/M0_DQ12 )
173  ( T3 ? )
174  ( R3 /DDR_Banks/M0_DQ10 )
175  ( P3 ? )
176  ( N3 /FPGA_Spartan6/M0_DQ0 )
177  ( M3 /DDR_Banks/M0_UDM )
178  ( L3 /DDR_Banks/M0_LDQS )
179  ( K3 /DDR_Banks/M0_A5 )
180  ( J3 /FPGA_Spartan6/M0_DQ4 )
181  ( H3 /FPGA_Spartan6/M0_CLK# )
182  ( G3 /DDR_Banks/M0_BA0 )
183  ( F3 /FPGA_Spartan6/M0_A4 )
184  ( E3 /FPGA_Spartan6/M0_A8 )
185  ( D3 ? )
186  ( C3 ? )
187  ( G10 +3.3V )
188  ( D10 /Ethernet_Phy/ETH_RXC )
189  ( C10 /FPGA_Spartan6/ETH_CLK )
190  ( B10 /Ethernet_Phy/ETH_CRS )
191  ( A10 /Ethernet_Phy/ETH_COL )
192  ( E9 +3.3V )
193  ( D9 /Ethernet_Phy/ETH_TXEN )
194  ( C9 /Ethernet_Phy/ETH_TXD1 )
195  ( A9 /Ethernet_Phy/ETH_TXD2 )
196  ( D8 /Ethernet_Phy/ETH_TXC )
197  ( C8 /FPGA_Spartan6/ETH_TXD0 )
198  ( B8 /Ethernet_Phy/ETH_RXER )
199  ( A8 /Ethernet_Phy/ETH_TXER )
200  ( D7 /FPGA_Spartan6/ETH_TXD3 )
201  ( C7 /Ethernet_Phy/ETH_RXD0 )
202  ( B7 +3.3V )
203  ( A7 /Ethernet_Phy/ETH_RXDV )
204  ( D6 /FPGA_Spartan6/ETH_RESET_N )
205  ( C6 /FPGA_Spartan6/ETH_RXD3 )
206  ( B6 /FPGA_Spartan6/ETH_RXD2 )
207  ( A6 /Ethernet_Phy/ETH_RXD1 )
208  ( C5 /Ethernet_Phy/ETH_MDC )
209  ( A5 /FPGA_Spartan6/ETH_MDIO )
210  ( B4 +3.3V )
211  ( A4 /Ethernet_Phy/ETH_INT )
212  ( U19 ? )
213  ( T19 ? )
214  ( R19 ? )
215  ( P19 ? )
216  ( N19 ? )
217  ( B19 +3.3V )
218  ( B18 /FPGA_Spartan6/USBA_VP )
219  ( A18 /USB/USBA_RCV )
220  ( E17 +3.3V )
221  ( D17 /USB/USBA_SPD )
222  ( C17 /Non_volatile_memories/SD_CMD )
223  ( A17 /FPGA_Spartan6/USBA_VM )
224  ( E16 /FPGA_Spartan6/USBA_OE_N )
225  ( C16 /Non_volatile_memories/SD_DAT1 )
226  ( B16 /Non_volatile_memories/SD_DAT0 )
227  ( A16 /Non_volatile_memories/SD_CLK )
228  ( D15 /Non_volatile_memories/SD_DAT2 )
229  ( C15 ? )
230  ( B15 +3.3V )
231  ( A15 /FPGA_Spartan6/SD_DAT3 )
232  ( G14 +3.3V )
233  ( D14 ? )
234  ( C14 ? )
235  ( B14 ? )
236  ( A14 ? )
237  ( E13 +3.3V )
238  ( C13 ? )
239  ( A13 ? )
240  ( C12 ? )
241  ( B12 ? )
242  ( A12 ? )
243  ( D11 ? )
244  ( C11 ? )
245  ( B11 +3.3V )
246  ( A11 ? )
247  ( H16 ? )
248  ( G16 ? )
249  ( F16 ? )
250  ( L15 ? )
251  ( W22 ? )
252  ( V22 /FPGA_Spartan6/M1_DQ15 )
253  ( U22 /DDR_Banks/M1_DQ13 )
254  ( T22 ? )
255  ( R22 /FPGA_Spartan6/M1_DQ11 )
256  ( P22 /FPGA_Spartan6/M1_DQ9 )
257  ( N22 /FPGA_Spartan6/M1_DQ1 )
258  ( M22 /DDR_Banks/M1_DQ3 )
259  ( L22 ? )
260  ( K22 /FPGA_Spartan6/M1_DQ7 )
261  ( J22 /DDR_Banks/M1_DQ5 )
262  ( H22 /DDR_Banks/M1_CAS# )
263  ( G22 ? )
264  ( F22 /FPGA_Spartan6/M1_A1 )
265  ( E22 /FPGA_Spartan6/M1_A2 )
266  ( D22 /FPGA_Spartan6/M1_A12 )
267  ( C22 /DDR_Banks/M1_A9 )
268  ( B22 ? )
269  ( W21 +2.5V )
270  ( V21 /FPGA_Spartan6/M1_DQ14 )
271  ( T21 /FPGA_Spartan6/M1_UDQS )
272  ( R21 +2.5V )
273  ( P21 /FPGA_Spartan6/M1_DQ8 )
274  ( M21 /FPGA_Spartan6/M1_DQ2 )
275  ( L21 +2.5V )
276  ( K21 /DDR_Banks/M1_DQ6 )
277  ( M19 ? )
278  ( L19 /DDR_Banks/M1_LDM )
279  ( K19 /DDR_Banks/M1_A6 )
280  ( J19 /FPGA_Spartan6/M1_CLK# )
281  ( H19 /FPGA_Spartan6/M1_WE# )
282  ( G19 /DDR_Banks/M1_A10 )
283  ( F19 /DDR_Banks/M1_A11 )
284  ( E19 +2.5V )
285  ( D19 ? )
286  ( U18 +2.5V )
287  ( P18 ? )
288  ( N18 +2.5V )
289  ( M18 ? )
290  ( K18 ? )
291  ( J18 +2.5V )
292  ( H18 ? )
293  ( F18 ? )
294  ( P17 ? )
295  ( M17 ? )
296  ( L17 ? )
297  ( K17 /FPGA_Spartan6/M1_BA1 )
298  ( J17 /DDR_Banks/M1_BA0 )
299  ( H17 ? )
300  ( G17 ? )
301  ( F17 ? )
302  ( N16 ? )
303  ( M16 ? )
304  ( L16 +2.5V )
305  ( K16 ? )
306  ( J16 ? )
307  ( J14 +1.2V )
308  ( H14 ? )
309  ( F14 ? )
310  ( E14 ? )
311  ( P13 +1.2V )
312  ( N13 GND )
313  ( M13 +1.2V )
314  ( L13 GND )
315  ( K13 +1.2V )
316  ( J13 GND )
317  ( H13 ? )
318  ( G13 ? )
319  ( F13 ? )
320  ( D13 ? )
321  ( B13 GND )
322  ( Y22 ? )
323  ( A22 GND )
324  ( R12 +2.5V )
325  ( P12 GND )
326  ( N12 +1.2V )
327  ( M12 GND )
328  ( L12 +1.2V )
329  ( K12 ? )
330  ( J12 +1.2V )
331  ( H12 ? )
332  ( G12 +2.5V )
333  ( F12 ? )
334  ( E12 ? )
335  ( D12 ? )
336  ( AB1 GND )
337  ( A19 ? )
338  ( R18 GND )
339  ( L18 GND )
340  ( G18 GND )
341  ( E18 ? )
342  ( D18 GND )
343  ( C18 ? )
344  ( R17 ? )
345  ( N17 GND )
346  ( B17 GND )
347  ( W16 GND )
348  ( P16 ? )
349  ( D16 +2.5V )
350  ( AA5 GND )
351  ( P15 ? )
352  ( N15 ? )
353  ( M15 +2.5V )
354  ( K15 +2.5V )
355  ( J15 GND )
356  ( H15 +2.5V )
357  ( G15 ? )
358  ( F15 ? )
359  ( E15 GND )
360  ( V14 GND )
361  ( R14 +1.2V )
362  ( P14 GND )
363  ( N14 +1.2V )
364  ( M14 GND )
365  ( L14 +1.2V )
366  ( K14 GND )
367  ( L9 GND )
368  ( K9 +1.2V )
369  ( J9 GND )
370  ( H9 +2.5V )
371  ( G9 ? )
372  ( F9 ? )
373  ( B9 GND )
374  ( N8 +2.5V )
375  ( L8 +2.5V )
376  ( J8 +1.2V )
377  ( G8 ? )
378  ( F8 ? )
379  ( E8 ? )
380  ( W7 GND )
381  ( U7 GND )
382  ( H7 GND )
383  ( E7 GND )
384  ( V6 +2.5V )
385  ( R6 +2.5V )
386  ( R5 GND )
387  ( L5 GND )
388  ( G5 GND )
389  ( B5 GND )
390  ( V4 GND )
391  ( D4 GND )
392  ( U2 GND )
393  ( N2 GND )
394  ( J2 GND )
395  ( E2 GND )
396  ( A1 GND )
397  ( AA1 ? )
398  ( U21 GND )
399  ( N21 GND )
400  ( J21 GND )
401  ( E21 GND )
402  ( U11 +2.5V )
403  ( P11 +1.2V )
404  ( N11 GND )
405  ( M11 +1.2V )
406  ( L11 GND )
407  ( K11 +1.2V )
408  ( J11 GND )
409  ( H11 ? )
410  ( G11 ? )
411  ( F11 +2.5V )
412  ( E11 ? )
413  ( V10 GND )
414  ( R10 +2.5V )
415  ( P10 GND )
416  ( N10 +1.2V )
417  ( M10 GND )
418  ( L10 +1.2V )
419  ( K10 GND )
420  ( J10 +1.2V )
421  ( H10 ? )
422  ( F10 ? )
423  ( E10 ? )
424  ( P9 +1.2V )
425  ( N9 GND )
426  ( M9 +1.2V )
427  ( V19 ? )
428  ( AB8 ? )
429  ( AA8 ? )
430  ( Y18 ? )
431  ( W18 ? )
432  ( V18 ? )
433  ( T18 ? )
434  ( AB7 ? )
435  ( AA7 N-000101 )
436  ( Y17 ? )
437  ( W17 ? )
438  ( V17 ? )
439  ( U17 ? )
440  ( T17 ? )
441  ( AB6 ? )
442  ( AA6 ? )
443  ( Y16 ? )
444  ( V16 N-000101 )
445  ( U16 ? )
446  ( T16 ? )
447  ( R16 ? )
448  ( AB5 ? )
449  ( Y15 ? )
450  ( W15 ? )
451  ( V15 ? )
452  ( U15 ? )
453  ( T15 ? )
454  ( R15 ? )
455  ( AB4 ? )
456  ( AA4 ? )
457  ( F1 ? )
458  ( E1 /FPGA_Spartan6/M0_A9 )
459  ( D1 /FPGA_Spartan6/M0_A12 )
460  ( C1 /FPGA_Spartan6/M0_A11 )
461  ( B1 ? )
462  ( AB19 ? )
463  ( AA19 N-000101 )
464  ( AB18 ? )
465  ( AA18 ? )
466  ( AB17 ? )
467  ( AB16 ? )
468  ( AA16 ? )
469  ( AB15 ? )
470  ( AA15 N-000101 )
471  ( AB14 ? )
472  ( AA14 ? )
473  ( AB13 ? )
474  ( AA22 ? )
475  ( AB12 ? )
476  ( AA12 ? )
477  ( AB21 ? )
478  ( AA21 ? )
479  ( AB11 ? )
480  ( AA11 N-000101 )
481  ( AB20 ? )
482  ( AA20 ? )
483  ( AB10 ? )
484  ( AA10 ? )
485  ( AB9 ? )
486  ( Y19 ? )
487  ( V9 ? )
488  ( U9 ? )
489  ( T9 N-000101 )
490  ( R9 ? )
491  ( Y8 ? )
492  ( W8 ? )
493  ( V8 N-000101 )
494  ( U8 ? )
495  ( T8 ? )
496  ( R8 ? )
497  ( Y7 ? )
498  ( V7 ? )
499  ( T7 ? )
500  ( R7 ? )
501  ( Y6 ? )
502  ( W6 ? )
503  ( U6 ? )
504  ( T6 ? )
505  ( Y5 ? )
506  ( W5 N-000101 )
507  ( V5 ? )
508  ( T5 ? )
509  ( Y4 ? )
510  ( W4 ? )
511  ( Y3 ? )
512  ( AA17 GND )
513  ( AA13 GND )
514  ( AB22 GND )
515  ( AA9 GND )
516  ( W19 GND )
517  ( Y14 ? )
518  ( W14 ? )
519  ( U14 ? )
520  ( T14 ? )
521  ( AB3 ? )
522  ( AA3 N-000101 )
523  ( Y13 ? )
524  ( W13 ? )
525  ( V13 ? )
526  ( U13 ? )
527  ( T13 N-000101 )
528  ( R13 ? )
529  ( AB2 ? )
530  ( AA2 ? )
531  ( Y12 ? )
532  ( W12 ? )
533  ( V12 N-000101 )
534  ( U12 ? )
535  ( T12 ? )
536  ( Y11 ? )
537  ( W11 ? )
538  ( V11 ? )
539  ( T11 ? )
540  ( R11 ? )
541  ( Y10 ? )
542  ( W10 ? )
543  ( U10 ? )
544  ( T10 ? )
545  ( Y9 ? )
546  ( W9 ? )
547 )
548 ( /4C4320F3/4C5D8114 $noname C9 C {Lib=C}
549  ( 1 /Ethernet_Phy/ETH_PLL1.8V )
550  ( 2 N-000347 )
551 )
552 ( /4C4320F3/4C5D810A $noname L3 INDUCTOR {Lib=INDUCTOR}
553  ( 1 /Ethernet_Phy/ETH_A1.8V )
554  ( 2 /Ethernet_Phy/ETH_PLL1.8V )
555 )
556 ( /4C4320F3/4C5D8104 $noname C6 C {Lib=C}
557  ( 1 /Ethernet_Phy/ETH_A1.8V )
558  ( 2 N-000347 )
559 )
560 ( /4C4320F3/4C5D80F3 $noname L1 INDUCTOR {Lib=INDUCTOR}
561  ( 1 N-000338 )
562  ( 2 /Ethernet_Phy/ETH_A1.8V )
563 )
564 ( /4C4320F3/4C5D80F0 $noname C4 C {Lib=C}
565  ( 1 N-000338 )
566  ( 2 N-000347 )
567 )
568 ( /4C4320F3/4C5D80ED $noname C2 C {Lib=C}
569  ( 1 /Ethernet_Phy/ETH_1.8V )
570  ( 2 GND )
571 )
572 ( /4C4320F3/4C5D7FB7 $noname L2 FB {Lib=INDUCTOR}
573  ( 1 3.3V )
574  ( 2 /Ethernet_Phy/ETH_A3.3V )
575 )
576 ( /4C4320F3/4C5D7FA7 $noname C8 100nF {Lib=C}
577  ( 1 /Ethernet_Phy/ETH_A3.3V )
578  ( 2 GND )
579 )
580 ( /4C4320F3/4C5D7FA5 $noname C7 1uF {Lib=C}
581  ( 1 /Ethernet_Phy/ETH_A3.3V )
582  ( 2 GND )
583 )
584 ( /4C4320F3/4C5D7FA3 $noname C5 100nF {Lib=C}
585  ( 1 3.3V )
586  ( 2 GND )
587 )
588 ( /4C4320F3/4C5D7FA1 $noname C3 100nF {Lib=C}
589  ( 1 3.3V )
590  ( 2 GND )
591 )
592 ( /4C4320F3/4C5D7F9F $noname C1 1uF {Lib=C}
593  ( 1 3.3V )
594  ( 2 GND )
595 )
596 ( /4C4320F3/4C5D7F39 $noname R1 4.7K {Lib=R}
597  ( 1 /FPGA_Spartan6/ETH_MDIO )
598  ( 2 3.3V )
599 )
600 ( /4C4320F3/4C5D7ECF $noname R2 6.65K {Lib=R}
601  ( 1 N-000344 )
602  ( 2 GND )
603 )
604 ( /4C4320F3/4C5D7E43 $noname C11 100nF {Lib=C}
605  ( 1 3.3V )
606  ( 2 GND )
607 )
608 ( /4C4320F3/4C5D7E41 $noname C10 100nF {Lib=C}
609  ( 1 3.3V )
610  ( 2 GND )
611 )
612 ( /4C4320F3/4C5D7DCB $noname C12 47nF {Lib=C}
613  ( 1 N-000336 )
614  ( 2 GND )
615 )
616 ( /4C4320F3/4C5D7DC4 $noname R9 1M {Lib=R}
617  ( 1 N-000336 )
618  ( 2 GND )
619 )
620 ( /4C4320F3/4C432132 $noname U4 K8001 {Lib=K8001}
621  ( 1 /FPGA_Spartan6/ETH_MDIO )
622  ( 2 /Ethernet_Phy/ETH_MDC )
623  ( 3 /FPGA_Spartan6/ETH_RXD3 )
624  ( 4 /FPGA_Spartan6/ETH_RXD2 )
625  ( 5 /Ethernet_Phy/ETH_RXD1 )
626  ( 6 /Ethernet_Phy/ETH_RXD0 )
627  ( 7 3.3V )
628  ( 8 GND )
629  ( 9 /Ethernet_Phy/ETH_RXDV )
630  ( 10 /Ethernet_Phy/ETH_RXC )
631  ( 11 /Ethernet_Phy/ETH_RXER )
632  ( 12 GND )
633  ( 13 /Ethernet_Phy/ETH_1.8V )
634  ( 14 /Ethernet_Phy/ETH_TXER )
635  ( 15 /Ethernet_Phy/ETH_TXC )
636  ( 16 /Ethernet_Phy/ETH_TXEN )
637  ( 17 /FPGA_Spartan6/ETH_TXD0 )
638  ( 18 /Ethernet_Phy/ETH_TXD1 )
639  ( 19 /Ethernet_Phy/ETH_TXD2 )
640  ( 20 /FPGA_Spartan6/ETH_TXD3 )
641  ( 21 /Ethernet_Phy/ETH_COL )
642  ( 22 /Ethernet_Phy/ETH_CRS )
643  ( 23 GND )
644  ( 24 3.3V )
645  ( 25 /Ethernet_Phy/ETH_INT )
646  ( 26 /Ethernet_Phy/ETH_LED0 )
647  ( 27 /Ethernet_Phy/ETH_LED1 )
648  ( 28 ? )
649  ( 29 ? )
650  ( 30 ? )
651  ( 31 /Ethernet_Phy/ETH_A1.8V )
652  ( 32 N-000345 )
653  ( 33 N-000335 )
654  ( 34 ? )
655  ( 35 GND )
656  ( 36 GND )
657  ( 37 N-000344 )
658  ( 38 /Ethernet_Phy/ETH_A3.3V )
659  ( 39 GND )
660  ( 40 N-000346 )
661  ( 41 N-000334 )
662  ( 42 ? )
663  ( 43 ? )
664  ( 44 GND )
665  ( 45 ? )
666  ( 46 /FPGA_Spartan6/ETH_CLK )
667  ( 47 /Ethernet_Phy/ETH_PLL1.8V )
668  ( 48 /FPGA_Spartan6/ETH_RESET_N )
669 )
670 ( /4C4320F3/4C5D7AFE $noname R3 49.9 {Lib=R}
671  ( 1 3.3V )
672  ( 2 N-000334 )
673 )
674 ( /4C4320F3/4C5D7AFC $noname R4 49.9 {Lib=R}
675  ( 1 3.3V )
676  ( 2 N-000346 )
677 )
678 ( /4C4320F3/4C5D7AF9 $noname R6 49.9 {Lib=R}
679  ( 1 3.3V )
680  ( 2 N-000345 )
681 )
682 ( /4C4320F3/4C5D7AF7 $noname R5 49.9 {Lib=R}
683  ( 1 3.3V )
684  ( 2 N-000335 )
685 )
686 ( /4C4320F3/4C5D71DB $noname R8 220 {Lib=R}
687  ( 1 N-000350 )
688  ( 2 /Ethernet_Phy/ETH_LED1 )
689 )
690 ( /4C4320F3/4C5D719D $noname R7 220 {Lib=R}
691  ( 1 N-000337 )
692  ( 2 /Ethernet_Phy/ETH_LED0 )
693 )
694 ( /4C4320F3/4C5D6F5A $noname J4 RJ45-48025 {Lib=RJ45-48025}
695  ( 1 N-000334 )
696  ( 2 N-000346 )
697  ( 3 3.3V )
698  ( 4 GND )
699  ( 5 GND )
700  ( 6 3.3V )
701  ( 7 N-000335 )
702  ( 8 N-000345 )
703  ( 9 3.3V )
704  ( 10 N-000337 )
705  ( 11 3.3V )
706  ( 12 N-000350 )
707  ( 13 N-000336 )
708  ( 14 N-000336 )
709 )
710 ( /4C4227FE/4B76F5E2 $noname J1 MICROSD {Lib=MICROSD}
711  ( CASE GND )
712  ( COM GND )
713  ( CD ? )
714  ( 1 /Non_volatile_memories/SD_DAT2 )
715  ( 2 /FPGA_Spartan6/SD_DAT3 )
716  ( 3 /Non_volatile_memories/SD_CMD )
717  ( 4 ? )
718  ( 5 /Non_volatile_memories/SD_CLK )
719  ( 6 GND )
720  ( 7 /Non_volatile_memories/SD_DAT0 )
721  ( 8 /Non_volatile_memories/SD_DAT1 )
722 )
723 ( /4C4227FE/4B76F108 $noname U5 NAND {Lib=HY27UG088G5M}
724  ( 1 ? )
725  ( 2 ? )
726  ( 3 ? )
727  ( 4 ? )
728  ( 5 ? )
729  ( 6 /Non_volatile_memories/FRB_N )
730  ( 7 /Non_volatile_memories/FRB_N )
731  ( 8 ? )
732  ( 9 ? )
733  ( 10 ? )
734  ( 11 ? )
735  ( 12 3.3V )
736  ( 13 GND )
737  ( 14 ? )
738  ( 15 ? )
739  ( 16 ? )
740  ( 17 ? )
741  ( 18 ? )
742  ( 19 3.3V )
743  ( 20 ? )
744  ( 21 ? )
745  ( 22 ? )
746  ( 23 ? )
747  ( 24 ? )
748  ( 25 ? )
749  ( 26 ? )
750  ( 27 ? )
751  ( 28 ? )
752  ( 29 ? )
753  ( 30 ? )
754  ( 31 ? )
755  ( 32 ? )
756  ( 33 ? )
757  ( 34 ? )
758  ( 35 ? )
759  ( 36 GND )
760  ( 37 3.3V )
761  ( 38 ? )
762  ( 39 ? )
763  ( 40 ? )
764  ( 41 ? )
765  ( 42 ? )
766  ( 43 ? )
767  ( 44 ? )
768  ( 45 ? )
769  ( 46 ? )
770  ( 47 ? )
771  ( 48 ? )
772 )
773 ( /4C421DD3/4C61D1D4 1206 C34 1uF {Lib=CAP}
774  ( 1 +2.5V )
775  ( 2 GND )
776 )
777 ( /4C421DD3/4C61D151 1206 C33 1uF {Lib=CAP}
778  ( 1 +2.5V )
779  ( 2 GND )
780 )
781 ( /4C421DD3/4C61CFA5 0402 C28 100nF {Lib=CAP}
782  ( 1 +2.5V )
783  ( 2 GND )
784 )
785 ( /4C421DD3/4C61CFA4 0402 C29 10nF {Lib=CAP}
786  ( 1 +2.5V )
787  ( 2 GND )
788 )
789 ( /4C421DD3/4C61CFA3 0402 C31 10nF {Lib=CAP}
790  ( 1 +2.5V )
791  ( 2 GND )
792 )
793 ( /4C421DD3/4C61CFA2 0402 C30 10nF {Lib=CAP}
794  ( 1 +2.5V )
795  ( 2 GND )
796 )
797 ( /4C421DD3/4C61CFA1 0402 C32 10nF {Lib=CAP}
798  ( 1 +2.5V )
799  ( 2 GND )
800 )
801 ( /4C421DD3/4C61CFA0 0603 C27 1uF {Lib=CAP}
802  ( 1 +2.5V )
803  ( 2 GND )
804 )
805 ( /4C421DD3/4C61CF2F 0603 C21 1uF {Lib=CAP}
806  ( 1 +2.5V )
807  ( 2 GND )
808 )
809 ( /4C421DD3/4C61CF27 0402 C26 10nF {Lib=CAP}
810  ( 1 +2.5V )
811  ( 2 GND )
812 )
813 ( /4C421DD3/4C61CF17 0402 C24 10nF {Lib=CAP}
814  ( 1 +2.5V )
815  ( 2 GND )
816 )
817 ( /4C421DD3/4C61CF16 0402 C25 10nF {Lib=CAP}
818  ( 1 +2.5V )
819  ( 2 GND )
820 )
821 ( /4C421DD3/4C61CEF7 0402 C23 10nF {Lib=CAP}
822  ( 1 +2.5V )
823  ( 2 GND )
824 )
825 ( /4C421DD3/4C61CEB9 0402 C22 100nF {Lib=CAP}
826  ( 1 +2.5V )
827  ( 2 GND )
828 )
829 ( /4C421DD3/4C61CE31 0402 R13 1K_1% {Lib=R}
830  ( 1 +2.5V )
831  ( 2 N-000044 )
832 )
833 ( /4C421DD3/4C61CE30 0402 R14 1K_1% {Lib=R}
834  ( 1 N-000044 )
835  ( 2 N-000043 )
836 )
837 ( /4C421DD3/4C61CDB5 0402 R12 1K_1% {Lib=R}
838  ( 1 N-000045 )
839  ( 2 N-000047 )
840 )
841 ( /4C421DD3/4C61CD4A 0402 R11 1K_1% {Lib=R}
842  ( 1 +2.5V )
843  ( 2 N-000045 )
844 )
845 ( /4C421DD3/4C61CCE3 0402 C19 100nF {Lib=CAP}
846  ( 1 +2.5V )
847  ( 2 N-000044 )
848 )
849 ( /4C421DD3/4C61CCE2 0402 C20 100nF {Lib=CAP}
850  ( 1 N-000044 )
851  ( 2 N-000043 )
852 )
853 ( /4C421DD3/4C61CC96 0402 C18 100nF {Lib=CAP}
854  ( 1 N-000045 )
855  ( 2 N-000047 )
856 )
857 ( /4C421DD3/4C61CC73 0402 C17 100nF {Lib=CAP}
858  ( 1 +2.5V )
859  ( 2 N-000045 )
860 )
861 ( /4C421DD3/4C609C8E $noname U3 MT46V32M16TG {Lib=MT46V32M16TG}
862  ( 1 +2.5V )
863  ( 2 /DDR_Banks/M1_DQ0 )
864  ( 3 +2.5V )
865  ( 4 /FPGA_Spartan6/M1_DQ1 )
866  ( 5 /FPGA_Spartan6/M1_DQ2 )
867  ( 6 GND )
868  ( 7 /DDR_Banks/M1_DQ3 )
869  ( 8 /FPGA_Spartan6/M1_DQ4 )
870  ( 9 +2.5V )
871  ( 10 /DDR_Banks/M1_DQ5 )
872  ( 11 /DDR_Banks/M1_DQ6 )
873  ( 12 GND )
874  ( 13 /FPGA_Spartan6/M1_DQ7 )
875  ( 14 ? )
876  ( 15 +2.5V )
877  ( 16 /FPGA_Spartan6/M1_LDQS )
878  ( 17 ? )
879  ( 18 +2.5V )
880  ( 19 ? )
881  ( 20 /DDR_Banks/M1_LDM )
882  ( 21 /FPGA_Spartan6/M1_WE# )
883  ( 22 /DDR_Banks/M1_CAS# )
884  ( 23 /DDR_Banks/M1_RAS# )
885  ( 24 GND )
886  ( 25 ? )
887  ( 26 /DDR_Banks/M1_BA0 )
888  ( 27 /FPGA_Spartan6/M1_BA1 )
889  ( 28 /DDR_Banks/M1_A10 )
890  ( 29 /FPGA_Spartan6/M1_A0 )
891  ( 30 /FPGA_Spartan6/M1_A1 )
892  ( 31 /FPGA_Spartan6/M1_A2 )
893  ( 32 /FPGA_Spartan6/M1_A3 )
894  ( 33 +2.5V )
895  ( 34 GND )
896  ( 35 /DDR_Banks/M1_A4 )
897  ( 36 /DDR_Banks/M1_A5 )
898  ( 37 /DDR_Banks/M1_A6 )
899  ( 38 /FPGA_Spartan6/M1_A7 )
900  ( 39 /FPGA_Spartan6/M1_A8 )
901  ( 40 /DDR_Banks/M1_A9 )
902  ( 41 /DDR_Banks/M1_A11 )
903  ( 42 /FPGA_Spartan6/M1_A12 )
904  ( 43 ? )
905  ( 44 /FPGA_Spartan6/M1_CLK# )
906  ( 45 /DDR_Banks/M1_CKE )
907  ( 46 /FPGA_Spartan6/M1_CLK )
908  ( 47 /FPGA_Spartan6/M1_UDM )
909  ( 48 GND )
910  ( 49 N-000044 )
911  ( 50 ? )
912  ( 51 /FPGA_Spartan6/M1_UDQS )
913  ( 52 GND )
914  ( 53 ? )
915  ( 54 /FPGA_Spartan6/M1_DQ8 )
916  ( 55 +2.5V )
917  ( 56 /FPGA_Spartan6/M1_DQ9 )
918  ( 57 /FPGA_Spartan6/M1_DQ10 )
919  ( 58 GND )
920  ( 59 /FPGA_Spartan6/M1_DQ11 )
921  ( 60 /FPGA_Spartan6/M1_DQ12 )
922  ( 61 +2.5V )
923  ( 62 /DDR_Banks/M1_DQ13 )
924  ( 63 /FPGA_Spartan6/M1_DQ14 )
925  ( 64 GND )
926  ( 65 /FPGA_Spartan6/M1_DQ15 )
927  ( 66 GND )
928 )
929 ( /4C421DD3/4C609B99 $noname U2 MT46V32M16TG {Lib=MT46V32M16TG}
930  ( 1 +2.5V )
931  ( 2 /FPGA_Spartan6/M0_DQ0 )
932  ( 3 +2.5V )
933  ( 4 /FPGA_Spartan6/M0_DQ1 )
934  ( 5 /FPGA_Spartan6/M0_DQ2 )
935  ( 6 GND )
936  ( 7 /FPGA_Spartan6/M0_DQ3 )
937  ( 8 /FPGA_Spartan6/M0_DQ4 )
938  ( 9 +2.5V )
939  ( 10 /DDR_Banks/M0_DQ5 )
940  ( 11 /DDR_Banks/M0_DQ6 )
941  ( 12 GND )
942  ( 13 /FPGA_Spartan6/M0_DQ7 )
943  ( 14 ? )
944  ( 15 +2.5V )
945  ( 16 /DDR_Banks/M0_LDQS )
946  ( 17 ? )
947  ( 18 +2.5V )
948  ( 19 ? )
949  ( 20 /DDR_Banks/M0_LDM )
950  ( 21 /FPGA_Spartan6/M0_WE# )
951  ( 22 /FPGA_Spartan6/M0_CAS# )
952  ( 23 /FPGA_Spartan6/M0_RAS# )
953  ( 24 GND )
954  ( 25 ? )
955  ( 26 /DDR_Banks/M0_BA0 )
956  ( 27 /FPGA_Spartan6/M0_BA1 )
957  ( 28 /DDR_Banks/M0_A10 )
958  ( 29 /FPGA_Spartan6/M0_A0 )
959  ( 30 /FPGA_Spartan6/M0_A1 )
960  ( 31 /FPGA_Spartan6/M0_A2 )
961  ( 32 /FPGA_Spartan6/M0_A3 )
962  ( 33 +2.5V )
963  ( 34 GND )
964  ( 35 /FPGA_Spartan6/M0_A4 )
965  ( 36 /DDR_Banks/M0_A5 )
966  ( 37 /FPGA_Spartan6/M0_A6 )
967  ( 38 /DDR_Banks/M0_A7 )
968  ( 39 /FPGA_Spartan6/M0_A8 )
969  ( 40 /FPGA_Spartan6/M0_A9 )
970  ( 41 /FPGA_Spartan6/M0_A11 )
971  ( 42 /FPGA_Spartan6/M0_A12 )
972  ( 43 ? )
973  ( 44 /FPGA_Spartan6/M0_CLK# )
974  ( 45 /FPGA_Spartan6/M0_CKE )
975  ( 46 /DDR_Banks/M0_CLK )
976  ( 47 /DDR_Banks/M0_UDM )
977  ( 48 GND )
978  ( 49 N-000045 )
979  ( 50 ? )
980  ( 51 /DDR_Banks/M0_UDQS )
981  ( 52 GND )
982  ( 53 ? )
983  ( 54 /FPGA_Spartan6/M0_DQ8 )
984  ( 55 +2.5V )
985  ( 56 /DDR_Banks/M0_DQ9 )
986  ( 57 /DDR_Banks/M0_DQ10 )
987  ( 58 GND )
988  ( 59 /FPGA_Spartan6/M0_DQ11 )
989  ( 60 /FPGA_Spartan6/M0_DQ12 )
990  ( 61 +2.5V )
991  ( 62 /DDR_Banks/M0_DQ13 )
992  ( 63 /FPGA_Spartan6/M0_DQ14 )
993  ( 64 GND )
994  ( 65 /FPGA_Spartan6/M0_DQ15 )
995  ( 66 GND )
996 )
997)
998*
999{ Allowed footprints by component:
1000$component R10
1001 R?
1002 SM0603
1003 SM0805
1004 R?-*
1005$endlist
1006$component C16
1007 SM*
1008 C?
1009 C1-1
1010$endlist
1011$component C15
1012 SM*
1013 C?
1014 C1-1
1015$endlist
1016$component C14
1017 SM*
1018 C?
1019 C1-1
1020$endlist
1021$component C13
1022 SM*
1023 C?
1024 C1-1
1025$endlist
1026$component C9
1027 SM*
1028 C?
1029 C1-1
1030$endlist
1031$component C6
1032 SM*
1033 C?
1034 C1-1
1035$endlist
1036$component C4
1037 SM*
1038 C?
1039 C1-1
1040$endlist
1041$component C2
1042 SM*
1043 C?
1044 C1-1
1045$endlist
1046$component C8
1047 SM*
1048 C?
1049 C1-1
1050$endlist
1051$component C7
1052 SM*
1053 C?
1054 C1-1
1055$endlist
1056$component C5
1057 SM*
1058 C?
1059 C1-1
1060$endlist
1061$component C3
1062 SM*
1063 C?
1064 C1-1
1065$endlist
1066$component C1
1067 SM*
1068 C?
1069 C1-1
1070$endlist
1071$component R1
1072 R?
1073 SM0603
1074 SM0805
1075 R?-*
1076$endlist
1077$component R2
1078 R?
1079 SM0603
1080 SM0805
1081 R?-*
1082$endlist
1083$component C11
1084 SM*
1085 C?
1086 C1-1
1087$endlist
1088$component C10
1089 SM*
1090 C?
1091 C1-1
1092$endlist
1093$component C12
1094 SM*
1095 C?
1096 C1-1
1097$endlist
1098$component R9
1099 R?
1100 SM0603
1101 SM0805
1102 R?-*
1103$endlist
1104$component R3
1105 R?
1106 SM0603
1107 SM0805
1108 R?-*
1109$endlist
1110$component R4
1111 R?
1112 SM0603
1113 SM0805
1114 R?-*
1115$endlist
1116$component R6
1117 R?
1118 SM0603
1119 SM0805
1120 R?-*
1121$endlist
1122$component R5
1123 R?
1124 SM0603
1125 SM0805
1126 R?-*
1127$endlist
1128$component R8
1129 R?
1130 SM0603
1131 SM0805
1132 R?-*
1133$endlist
1134$component R7
1135 R?
1136 SM0603
1137 SM0805
1138 R?-*
1139$endlist
1140$component C34
1141 SM*
1142 C?
1143 C1-1
1144$endlist
1145$component C33
1146 SM*
1147 C?
1148 C1-1
1149$endlist
1150$component C28
1151 SM*
1152 C?
1153 C1-1
1154$endlist
1155$component C29
1156 SM*
1157 C?
1158 C1-1
1159$endlist
1160$component C31
1161 SM*
1162 C?
1163 C1-1
1164$endlist
1165$component C30
1166 SM*
1167 C?
1168 C1-1
1169$endlist
1170$component C32
1171 SM*
1172 C?
1173 C1-1
1174$endlist
1175$component C27
1176 SM*
1177 C?
1178 C1-1
1179$endlist
1180$component C21
1181 SM*
1182 C?
1183 C1-1
1184$endlist
1185$component C26
1186 SM*
1187 C?
1188 C1-1
1189$endlist
1190$component C24
1191 SM*
1192 C?
1193 C1-1
1194$endlist
1195$component C25
1196 SM*
1197 C?
1198 C1-1
1199$endlist
1200$component C23
1201 SM*
1202 C?
1203 C1-1
1204$endlist
1205$component C22
1206 SM*
1207 C?
1208 C1-1
1209$endlist
1210$component R13
1211 R?
1212 SM0603
1213 SM0805
1214 R?-*
1215$endlist
1216$component R14
1217 R?
1218 SM0603
1219 SM0805
1220 R?-*
1221$endlist
1222$component R12
1223 R?
1224 SM0603
1225 SM0805
1226 R?-*
1227$endlist
1228$component R11
1229 R?
1230 SM0603
1231 SM0805
1232 R?-*
1233$endlist
1234$component C19
1235 SM*
1236 C?
1237 C1-1
1238$endlist
1239$component C20
1240 SM*
1241 C?
1242 C1-1
1243$endlist
1244$component C18
1245 SM*
1246 C?
1247 C1-1
1248$endlist
1249$component C17
1250 SM*
1251 C?
1252 C1-1
1253$endlist
1254$endfootprintlist
1255}
1256{ Pin List by Nets
1257Net 1 "/FPGA Spartan6/ETH_CLK" "ETH_CLK"
1258 U4 46
1259 U1 C10
1260Net 2 "/FPGA Spartan6/M0_CAS#" "M0_CAS#"
1261 U1 K4
1262 U2 22
1263Net 3 "/FPGA Spartan6/M1_WE#" "M1_WE#"
1264 U1 H19
1265 U3 21
1266Net 4 "/DDR Banks/M1_RAS#" "M1_RAS#"
1267 U1 H21
1268 U3 23
1269Net 5 "/FPGA Spartan6/M0_RAS#" "M0_RAS#"
1270 U1 K5
1271 U2 23
1272Net 6 "/FPGA Spartan6/M0_WE#" "M0_WE#"
1273 U1 F2
1274 U2 21
1275Net 8 "/Non volatile memories/SD_CMD" "SD_CMD"
1276 J1 3
1277 U1 C17
1278Net 9 "/Non volatile memories/SD_CLK" "SD_CLK"
1279 U1 A16
1280 J1 5
1281Net 10 "/Ethernet Phy/ETH_INT" "ETH_INT"
1282 U1 A4
1283 U4 25
1284Net 11 "/Ethernet Phy/ETH_TXER" "ETH_TXER"
1285 U1 A8
1286 U4 14
1287Net 12 "/Ethernet Phy/ETH_TXEN" "ETH_TXEN"
1288 U4 16
1289 U1 D9
1290Net 13 "/Ethernet Phy/ETH_TXC" "ETH_TXC"
1291 U4 15
1292 U1 D8
1293Net 14 "/Ethernet Phy/ETH_RXER" "ETH_RXER"
1294 U1 B8
1295 U4 11
1296Net 15 "/Ethernet Phy/ETH_RXDV" "ETH_RXDV"
1297 U4 9
1298 U1 A7
1299Net 16 "/Ethernet Phy/ETH_MDC" "ETH_MDC"
1300 U1 C5
1301 U4 2
1302Net 17 "/FPGA Spartan6/ETH_MDIO" "ETH_MDIO"
1303 U4 1
1304 U1 A5
1305 R1 1
1306Net 18 "/FPGA Spartan6/ETH_RESET_N" "ETH_RESET_N"
1307 U4 48
1308 U1 D6
1309Net 19 "/Ethernet Phy/ETH_RXC" "ETH_RXC"
1310 U1 D10
1311 U4 10
1312Net 20 "/Ethernet Phy/ETH_COL" "ETH_COL"
1313 U4 21
1314 U1 A10
1315Net 21 "/Ethernet Phy/ETH_CRS" "ETH_CRS"
1316 U4 22
1317 U1 B10
1318Net 22 "/FPGA Spartan6/M1_UDM" "M1_UDM"
1319 U3 47
1320 U1 M20
1321Net 23 "/FPGA Spartan6/M1_LDQS" "M1_LDQS"
1322 U1 L20
1323 U3 16
1324Net 24 "/DDR Banks/M1_LDM" "M1_LDM"
1325 U1 L19
1326 U3 20
1327Net 25 "/FPGA Spartan6/M1_UDQS" "M1_UDQS"
1328 U1 T21
1329 U3 51
1330Net 26 "/DDR Banks/M0_UDQS" "M0_UDQS"
1331 U1 T2
1332 U2 51
1333Net 27 "/DDR Banks/M0_LDM" "M0_LDM"
1334 U1 L4
1335 U2 20
1336Net 28 "/DDR Banks/M1_CAS#" "M1_CAS#"
1337 U3 22
1338 U1 H22
1339Net 29 "/DDR Banks/M1_CKE" "M1_CKE"
1340 U3 45
1341 U1 D21
1342Net 30 "GND" "GND"
1343 U2 66
1344 U1 B5
1345 U3 66
1346 U1 M12
1347 U3 48
1348 U1 J15
1349 U3 58
1350 U3 52
1351 U2 34
1352 U2 64
1353 U2 24
1354 U2 58
1355 U1 AB1
1356 U2 48
1357 U3 12
1358 U2 6
1359 U3 6
1360 U1 J13
1361 U1 A22
1362 U4 39
1363 U1 P14
1364 U1 V14
1365 U1 E15
1366 U1 H7
1367 U4 36
1368 U1 B13
1369 U1 G5
1370 U3 24
1371 U3 34
1372 U3 64
1373 U1 L5
1374 U1 P12
1375 U4 35
1376 U1 R5
1377 U1 E7
1378 U1 AA17
1379 U1 AA5
1380 U1 W16
1381 U1 B17
1382 U1 N17
1383 U1 D18
1384 U1 G18
1385 U1 L18
1386 U1 R18
1387 U1 W19
1388 U1 AA9
1389 U1 AB22
1390 U1 AA13
1391 J1 CASE
1392 U2 52
1393 U2 12
1394 U1 A1
1395 U1 E2
1396 U1 J2
1397 U1 N2
1398 U1 U2
1399 U1 D4
1400 U1 V4
1401 J1 6
1402 J1 COM
1403 J1 CASE
1404 J1 CASE
1405 U5 36
1406 U5 13
1407 U1 L11
1408 U4 44
1409 U1 N11
1410 C3 2
1411 U4 23
1412 U1 E21
1413 U1 J21
1414 U4 12
1415 C1 2
1416 U1 N21
1417 U1 U21
1418 U1 L13
1419 U1 U7
1420 U1 W7
1421 C2 2
1422 U1 P10
1423 U1 V10
1424 U1 J11
1425 R9 2
1426 U1 N13
1427 C8 2
1428 U4 8
1429 C12 2
1430 C7 2
1431 C10 2
1432 C5 2
1433 C11 2
1434 R2 2
1435 C21 2
1436 C27 2
1437 C32 2
1438 C30 2
1439 C31 2
1440 C33 2
1441 C22 2
1442 C23 2
1443 C25 2
1444 C24 2
1445 C26 2
1446 C28 2
1447 C29 2
1448 U1 N9
1449 C34 2
1450 U1 B9
1451 U1 J9
1452 U1 L9
1453 J4 5
1454 U6 8
1455 U6 7
1456 U1 K14
1457 C13 2
1458 C14 2
1459 C15 2
1460 V2 2
1461 V1 2
1462 C16 2
1463 R10 2
1464 U1 M14
1465 J4 4
1466 L5 2
1467 U1 K10
1468 U1 M10
1469Net 31 "/FPGA Spartan6/M0_CKE" "M0_CKE"
1470 U2 45
1471 U1 D2
1472Net 32 "/DDR Banks/M0_LDQS" "M0_LDQS"
1473 U1 L3
1474 U2 16
1475Net 33 "/DDR Banks/M0_UDM" "M0_UDM"
1476 U2 47
1477 U1 M3
1478Net 34 "/FPGA Spartan6/USBA_VP" "USBA_VP"
1479 U1 B18
1480 U6 4
1481Net 35 "/USB/USBA_RCV" "USBA_RCV"
1482 U6 3
1483 U1 A18
1484Net 36 "/FPGA Spartan6/USBA_OE_N" "USBA_OE_N"
1485 U6 9
1486 U1 E16
1487Net 37 "/USB/USBA_SPD" "USBA_SPD"
1488 U6 2
1489 U1 D17
1490Net 38 "/FPGA Spartan6/M0_CLK#" "M0_CLK#"
1491 U1 H3
1492 U2 44
1493Net 39 "/DDR Banks/M0_CLK" "M0_CLK"
1494 U1 H4
1495 U2 46
1496Net 40 "/FPGA Spartan6/M1_CLK#" "M1_CLK#"
1497 U3 44
1498 U1 J19
1499Net 41 "/FPGA Spartan6/M1_CLK" "M1_CLK"
1500 U1 H20
1501 U3 46
1502Net 42 "/FPGA Spartan6/USBA_VM" "USBA_VM"
1503 U1 A17
1504 U6 5
1505Net 43 "" ""
1506 C20 2
1507 R14 2
1508Net 44 "" ""
1509 R13 2
1510 R14 1
1511 C19 2
1512 U3 49
1513 C20 1
1514Net 45 "" ""
1515 C18 1
1516 R12 1
1517 C17 2
1518 R11 2
1519 U2 49
1520Net 46 "+2.5V" "+2.5V"
1521 U1 N8
1522 U1 G2
1523 U1 L16
1524 U1 R10
1525 U1 C2
1526 U1 F11
1527 U1 H9
1528 U1 L8
1529 U3 15
1530 U1 L2
1531 U1 E19
1532 U1 U18
1533 U1 G21
1534 U1 N18
1535 U1 J18
1536 C33 1
1537 U3 3
1538 U1 W21
1539 U1 R2
1540 U3 55
1541 U1 U11
1542 U1 D16
1543 U1 W2
1544 U1 R21
1545 U1 L21
1546 U1 G12
1547 U3 18
1548 U1 R12
1549 U3 33
1550 U2 61
1551 C22 1
1552 C23 1
1553 U3 61
1554 C25 1
1555 U2 33
1556 C24 1
1557 C28 1
1558 C26 1
1559 U2 1
1560 C34 1
1561 U2 3
1562 U2 9
1563 U1 C21
1564 C31 1
1565 C30 1
1566 C32 1
1567 R11 1
1568 R13 1
1569 U1 M15
1570 U1 K15
1571 U3 9
1572 U1 N5
1573 U6 1
1574 U1 U5
1575 U1 V6
1576 U2 15
1577 C19 1
1578 U1 F4
1579 U1 F6
1580 U1 J5
1581 C29 1
1582 U1 H15
1583 U1 L7
1584 U3 1
1585 C17 1
1586 C27 1
1587 U2 18
1588 C21 1
1589 U2 55
1590 U1 R6
1591Net 47 "" ""
1592 C18 2
1593 R12 2
1594Net 93 "/Non volatile memories/FRB_N" "FRB_N"
1595 U5 7
1596 U5 6
1597Net 94 "3.3V" "3.3V"
1598 L2 1
1599 U4 7
1600 J4 11
1601 C5 1
1602 C10 1
1603 J4 9
1604 J4 6
1605 R5 1
1606 U6 12
1607 J4 3
1608 R3 1
1609 R4 1
1610 U6 14
1611 R6 1
1612 R1 2
1613 U5 37
1614 U5 19
1615 U5 12
1616 C11 1
1617 C1 1
1618 U4 24
1619 C3 1
1620Net 98 "+1.2V" "+1.2V"
1621 U1 P9
1622 U1 R14
1623 U1 P11
1624 U1 N14
1625 U1 L10
1626 U1 N10
1627 U1 L12
1628 U1 J8
1629 U1 K13
1630 U1 K9
1631 U1 J12
1632 U1 M9
1633 U1 L14
1634 U1 J14
1635 U1 M11
1636 U1 P13
1637 U1 M13
1638 U1 N12
1639 U1 K11
1640 U1 J10
1641Net 100 "+3.3V" "+3.3V"
1642 U1 E9
1643 U1 G10
1644 U1 B4
1645 U1 B11
1646 U1 E13
1647 U1 G14
1648 U1 B15
1649 U1 B7
1650 U1 B19
1651 U1 E17
1652Net 101 "" ""
1653 U1 V12
1654 U1 AA7
1655 U1 T13
1656 U1 T9
1657 U1 AA11
1658 U1 W5
1659 U1 V16
1660 U1 V8
1661 U1 AA3
1662 U1 AA15
1663 U1 AA19
1664Net 333 "/Ethernet Phy/ETH_LED0" "ETH_LED0"
1665 R7 2
1666 U4 26
1667Net 334 "" ""
1668 J4 1
1669 U4 41
1670 R3 2
1671Net 335 "" ""
1672 U4 33
1673 J4 7
1674 R5 2
1675Net 336 "" ""
1676 R9 1
1677 C12 1
1678 J4 13
1679 J4 14
1680Net 337 "" ""
1681 R7 1
1682 J4 10
1683Net 338 "" ""
1684 L1 1
1685 C4 1
1686Net 339 "/Ethernet Phy/ETH_1.8V" "ETH_1.8V"
1687 C2 1
1688 U4 13
1689Net 340 "/Ethernet Phy/ETH_PLL1.8V" "ETH_PLL1.8V"
1690 L3 2
1691 C9 1
1692 U4 47
1693Net 343 "/Ethernet Phy/ETH_A1.8V" "ETH_A1.8V"
1694 U4 31
1695 L1 2
1696 L3 1
1697 C6 1
1698Net 344 "" ""
1699 R2 1
1700 U4 37
1701Net 345 "" ""
1702 J4 8
1703 U4 32
1704 R6 2
1705Net 346 "" ""
1706 U4 40
1707 R4 2
1708 J4 2
1709Net 347 "" ""
1710 C4 2
1711 C6 2
1712 C9 2
1713Net 348 "/Ethernet Phy/ETH_A3.3V" "ETH_A3.3V"
1714 U4 38
1715 L2 2
1716 C8 1
1717 C7 1
1718Net 349 "/Ethernet Phy/ETH_LED1" "ETH_LED1"
1719 R8 2
1720 U4 27
1721Net 350 "" ""
1722 R8 1
1723 J4 12
1724Net 356 "" ""
1725 V2 1
1726 U6 10
1727 J5 2
1728 V2 1
1729Net 357 "" ""
1730 F1 1
1731 L4 1
1732Net 358 "" ""
1733 J5 4
1734 L5 1
1735Net 360 "" ""
1736 J5 3
1737 U6 11
1738 V1 1
1739 V1 1
1740Net 361 "" ""
1741 J5 S4
1742 J5 S3
1743 R10 1
1744 C16 1
1745 J5 S2
1746 J5 S1
1747Net 362 "" ""
1748 L4 2
1749 J5 1
1750Net 363 "" ""
1751 C13 1
1752 C14 1
1753 C15 1
1754Net 371 "/FPGA Spartan6/SD_DAT3" "SD_DAT3"
1755 J1 2
1756 U1 A15
1757Net 372 "/Non volatile memories/SD_DAT2" "SD_DAT2"
1758 U1 D15
1759 J1 1
1760Net 373 "/Non volatile memories/SD_DAT1" "SD_DAT1"
1761 J1 8
1762 U1 C16
1763Net 374 "/Non volatile memories/SD_DAT0" "SD_DAT0"
1764 U1 B16
1765 J1 7
1766Net 375 "/FPGA Spartan6/ETH_TXD3" "ETH_TXD3"
1767 U1 D7
1768 U4 20
1769Net 376 "/FPGA Spartan6/M1_BA1" "M1_BA1"
1770 U1 K17
1771 U3 27
1772Net 377 "/DDR Banks/M1_BA0" "M1_BA0"
1773 U3 26
1774 U1 J17
1775Net 378 "/FPGA Spartan6/M0_BA1" "M0_BA1"
1776 U1 G1
1777 U2 27
1778Net 379 "/DDR Banks/M0_BA0" "M0_BA0"
1779 U1 G3
1780 U2 26
1781Net 389 "/FPGA Spartan6/ETH_RXD3" "ETH_RXD3"
1782 U1 C6
1783 U4 3
1784Net 390 "/FPGA Spartan6/ETH_RXD2" "ETH_RXD2"
1785 U4 4
1786 U1 B6
1787Net 391 "/Ethernet Phy/ETH_RXD1" "ETH_RXD1"
1788 U1 A6
1789 U4 5
1790Net 392 "/Ethernet Phy/ETH_RXD0" "ETH_RXD0"
1791 U1 C7
1792 U4 6
1793Net 393 "/Ethernet Phy/ETH_TXD2" "ETH_TXD2"
1794 U4 19
1795 U1 A9
1796Net 394 "/Ethernet Phy/ETH_TXD1" "ETH_TXD1"
1797 U1 C9
1798 U4 18
1799Net 395 "/FPGA Spartan6/ETH_TXD0" "ETH_TXD0"
1800 U4 17
1801 U1 C8
1802Net 396 "/DDR Banks/M1_A9" "M1_A9"
1803 U1 C22
1804 U3 40
1805Net 397 "/FPGA Spartan6/M1_A8" "M1_A8"
1806 U3 39
1807 U1 C20
1808Net 398 "/FPGA Spartan6/M1_A7" "M1_A7"
1809 U1 E20
1810 U3 38
1811Net 399 "/DDR Banks/M1_A6" "M1_A6"
1812 U1 K19
1813 U3 37
1814Net 400 "/DDR Banks/M1_A5" "M1_A5"
1815 U1 K20
1816 U3 36
1817Net 401 "/DDR Banks/M1_A4" "M1_A4"
1818 U1 F20
1819 U3 35
1820Net 402 "/FPGA Spartan6/M1_A3" "M1_A3"
1821 U3 32
1822 U1 G20
1823Net 403 "/FPGA Spartan6/M1_A2" "M1_A2"
1824 U3 31
1825 U1 E22
1826Net 404 "/FPGA Spartan6/M1_A1" "M1_A1"
1827 U3 30
1828 U1 F22
1829Net 405 "/FPGA Spartan6/M1_A0" "M1_A0"
1830 U3 29
1831 U1 F21
1832Net 406 "/FPGA Spartan6/M0_A12" "M0_A12"
1833 U1 D1
1834 U2 42
1835Net 407 "/FPGA Spartan6/M1_DQ15" "M1_DQ15"
1836 U3 65
1837 U1 V22
1838Net 408 "/FPGA Spartan6/M1_DQ14" "M1_DQ14"
1839 U1 V21
1840 U3 63
1841Net 409 "/DDR Banks/M1_DQ13" "M1_DQ13"
1842 U3 62
1843 U1 U22
1844Net 410 "/FPGA Spartan6/M1_DQ12" "M1_DQ12"
1845 U3 60
1846 U1 U20
1847Net 411 "/FPGA Spartan6/M1_DQ11" "M1_DQ11"
1848 U3 59
1849 U1 R22
1850Net 412 "/FPGA Spartan6/M1_DQ10" "M1_DQ10"
1851 U1 R20
1852 U3 57
1853Net 413 "/FPGA Spartan6/M1_DQ9" "M1_DQ9"
1854 U3 56
1855 U1 P22
1856Net 414 "/FPGA Spartan6/M1_DQ8" "M1_DQ8"
1857 U3 54
1858 U1 P21
1859Net 415 "/FPGA Spartan6/M1_DQ7" "M1_DQ7"
1860 U1 K22
1861 U3 13
1862Net 416 "/DDR Banks/M1_DQ6" "M1_DQ6"
1863 U3 11
1864 U1 K21
1865Net 417 "/DDR Banks/M1_DQ5" "M1_DQ5"
1866 U3 10
1867 U1 J22
1868Net 418 "/FPGA Spartan6/M1_DQ4" "M1_DQ4"
1869 U3 8
1870 U1 J20
1871Net 419 "/DDR Banks/M1_DQ3" "M1_DQ3"
1872 U3 7
1873 U1 M22
1874Net 420 "/FPGA Spartan6/M1_DQ2" "M1_DQ2"
1875 U3 5
1876 U1 M21
1877Net 421 "/FPGA Spartan6/M1_DQ1" "M1_DQ1"
1878 U1 N22
1879 U3 4
1880Net 422 "/DDR Banks/M1_DQ0" "M1_DQ0"
1881 U3 2
1882 U1 N20
1883Net 423 "/FPGA Spartan6/M1_A12" "M1_A12"
1884 U3 42
1885 U1 D22
1886Net 424 "/DDR Banks/M1_A11" "M1_A11"
1887 U1 F19
1888 U3 41
1889Net 425 "/DDR Banks/M1_A10" "M1_A10"
1890 U3 28
1891 U1 G19
1892Net 426 "/DDR Banks/M0_DQ10" "M0_DQ10"
1893 U2 57
1894 U1 R3
1895Net 427 "/DDR Banks/M0_DQ9" "M0_DQ9"
1896 U2 56
1897 U1 P1
1898Net 428 "/FPGA Spartan6/M0_DQ8" "M0_DQ8"
1899 U2 54
1900 U1 P2
1901Net 429 "/FPGA Spartan6/M0_DQ7" "M0_DQ7"
1902 U1 K1
1903 U2 13
1904Net 430 "/DDR Banks/M0_DQ6" "M0_DQ6"
1905 U2 11
1906 U1 K2
1907Net 431 "/DDR Banks/M0_DQ5" "M0_DQ5"
1908 U1 J1
1909 U2 10
1910Net 432 "/FPGA Spartan6/M0_DQ4" "M0_DQ4"
1911 U2 8
1912 U1 J3
1913Net 433 "/FPGA Spartan6/M0_DQ3" "M0_DQ3"
1914 U2 7
1915 U1 M1
1916Net 434 "/FPGA Spartan6/M0_DQ2" "M0_DQ2"
1917 U2 5
1918 U1 M2
1919Net 435 "/FPGA Spartan6/M0_DQ1" "M0_DQ1"
1920 U2 4
1921 U1 N1
1922Net 436 "/FPGA Spartan6/M0_DQ0" "M0_DQ0"
1923 U1 N3
1924 U2 2
1925Net 437 "/FPGA Spartan6/M0_A11" "M0_A11"
1926 U1 C1
1927 U2 41
1928Net 438 "/DDR Banks/M0_A10" "M0_A10"
1929 U2 28
1930 U1 G4
1931Net 439 "/FPGA Spartan6/M0_A9" "M0_A9"
1932 U2 40
1933 U1 E1
1934Net 440 "/FPGA Spartan6/M0_A8" "M0_A8"
1935 U2 39
1936 U1 E3
1937Net 441 "/DDR Banks/M0_A7" "M0_A7"
1938 U1 H6
1939 U2 38
1940Net 442 "/FPGA Spartan6/M0_A6" "M0_A6"
1941 U1 J4
1942 U2 37
1943Net 443 "/DDR Banks/M0_A5" "M0_A5"
1944 U1 K3
1945 U2 36
1946Net 444 "/FPGA Spartan6/M0_A4" "M0_A4"
1947 U1 F3
1948 U2 35
1949Net 445 "/FPGA Spartan6/M0_A3" "M0_A3"
1950 U1 K6
1951 U2 32
1952Net 446 "/FPGA Spartan6/M0_A2" "M0_A2"
1953 U1 H5
1954 U2 31
1955Net 447 "/FPGA Spartan6/M0_A1" "M0_A1"
1956 U2 30
1957 U1 H1
1958Net 448 "/FPGA Spartan6/M0_A0" "M0_A0"
1959 U1 H2
1960 U2 29
1961Net 449 "/FPGA Spartan6/M0_DQ15" "M0_DQ15"
1962 U2 65
1963 U1 V1
1964Net 450 "/FPGA Spartan6/M0_DQ14" "M0_DQ14"
1965 U1 V2
1966 U2 63
1967Net 451 "/DDR Banks/M0_DQ13" "M0_DQ13"
1968 U1 U1
1969 U2 62
1970Net 452 "/FPGA Spartan6/M0_DQ12" "M0_DQ12"
1971 U1 U3
1972 U2 60
1973Net 453 "/FPGA Spartan6/M0_DQ11" "M0_DQ11"
1974 U1 R1
1975 U2 59
1976}
1977#End
1978

Archive Download this file

Branches:
master



interactive